Asus P5AD2-E Motherboard Installation Guide - Page 83

Chipset

Page 83 highlights

3.4.5 Chipset Le menu chipset vous permet de modifier les paramètres avancés du chipset. Choisissez un élément et pressez pour afficher le sous-menu. Advanced Chipset Settings Configure DRAM Timing by SPD Hyper Path 2 Booting Graphic Adapter Priori PEG Buffer Length Link Latency PEG Link Mode PEG Root Control Slot Power [Enabled] [Auto] [PCI Express/PCI] [Auto] [Auto] [Auto] [Auto] [Auto] Enable or disable DRAM timing. Advanced Chipset Settings Configure DRAM Timing by SPD [Enabled] Lorsque cet élément est activé, les paramètres de timing de DRAM sont réglés en fonction du SPD de la DRAM (Serial Presence Detect). Désactivé, vous pouvez régler les paramètres de timings DRAM à la main via les sousélements. Les sous-éléments suivants apparaissent lorsque cet élément est passé sur Disabled. Options de configuration: [Disabled] [Enabled] DRAM CAS# Latency [5 Clocks] Contrôle la latence entre la commande de lecture SDRAM et le temps auquel la donnée devient effectivement disponible. Options de configuration: [5 Clocks] [4 Clocks] [3 Clocks] DRAM RAS# Precharge [4 Clocks] Contrôle les périodes d'inactivité après avoir envoyé une commande precharge à la DDR SDRAM. Options de configuration: [2 Clocks] [3 Clocks] [4 Clocks] [5 Clocks] DRAM RAS# to CAS# Delay [4 Clocks] Contrôle la latence entre la commande active de la DDR SDRAM et la commande lecture/écriture. Options de configuration:[2 Clocks] [3 Clocks] [4 Clocks] [5 Clocks] DRAM RAS# Activate to Precharge [15 Clocks] Règle le timing RAS Activate sur Precharge timing. Options de configuration: [1 Clock]...[15 Clocks] DRAM Write Recovery Time [4 Clocks] Règle le paramètre DRAM Write Recover Time. Options de configuration: [2 Clocks] [3 Clocks] [4 Clocks] [5 Clocks] Hyper Path 2 [Auto] Permet d'activer ou de désactiver la fonction ASUS Hyper Path 2. Options de configuration: [Disabled] [Enabled] [Auto] ASUS P5AD2-E 3-27

  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
  • 10
  • 11
  • 12
  • 13
  • 14
  • 15
  • 16
  • 17
  • 18
  • 19
  • 20
  • 21
  • 22
  • 23
  • 24
  • 25
  • 26
  • 27
  • 28
  • 29
  • 30
  • 31
  • 32
  • 33
  • 34
  • 35
  • 36
  • 37
  • 38
  • 39
  • 40
  • 41
  • 42
  • 43
  • 44
  • 45
  • 46
  • 47
  • 48
  • 49
  • 50
  • 51
  • 52
  • 53
  • 54
  • 55
  • 56
  • 57
  • 58
  • 59
  • 60
  • 61
  • 62
  • 63
  • 64
  • 65
  • 66
  • 67
  • 68
  • 69
  • 70
  • 71
  • 72
  • 73
  • 74
  • 75
  • 76
  • 77
  • 78
  • 79
  • 80
  • 81
  • 82
  • 83
  • 84
  • 85
  • 86
  • 87
  • 88
  • 89
  • 90
  • 91
  • 92
  • 93
  • 94
  • 95
  • 96
  • 97
  • 98
  • 99
  • 100
  • 101
  • 102
  • 103
  • 104
  • 105
  • 106
  • 107
  • 108
  • 109
  • 110
  • 111
  • 112
  • 113
  • 114
  • 115
  • 116
  • 117
  • 118
  • 119
  • 120
  • 121
  • 122

ASUS P5AD2-E
ASUS P5AD2-E
ASUS P5AD2-E
ASUS P5AD2-E
ASUS P5AD2-E
3-27
3-27
3-27
3-27
3-27
3.4.5
3.4.5
3.4.5
3.4.5
3.4.5
Chipset
Chipset
Chipset
Chipset
Chipset
Le menu chipset vous permet de modifier les paramètres avancés du chipset.
Choisissez un élément et pressez <Entrée> pour afficher le sous-menu.
Advanced Chipset Settings
Advanced Chipset Settings
Advanced Chipset Settings
Advanced Chipset Settings
Advanced Chipset Settings
Configure DRAM Timing by SPD [Enabled]
Configure DRAM Timing by SPD [Enabled]
Configure DRAM Timing by SPD [Enabled]
Configure DRAM Timing by SPD [Enabled]
Configure DRAM Timing by SPD [Enabled]
Lorsque cet élément est activé, les paramètres de timing de DRAM sont
réglés en fonction du SPD de la DRAM (Serial Presence Detect). Désactivé,
vous pouvez régler les paramètres de timings DRAM
à la main via les sous-
élements. Les sous-éléments suivants apparaissent lorsque cet élément est
passé sur Disabled. Options de configuration: [Disabled] [Enabled]
DRAM CAS# Latency [5 Clocks]
Contrôle la latence entre la commande de lecture SDRAM et le temps
auquel la donnée devient effectivement disponible.
Options de configuration: [5 Clocks] [4 Clocks] [3 Clocks]
DRAM RAS# Precharge [4 Clocks]
Contrôle les périodes d’inactivité après avoir envoyé une commande
precharge à la DDR SDRAM. Options de configuration: [2 Clocks] [3
Clocks] [4 Clocks] [5 Clocks]
DRAM RAS# to CAS# Delay [4 Clocks]
Contrôle la latence entre la commande active de la DDR SDRAM et la
commande lecture/écriture. Options de configuration:[2 Clocks] [3
Clocks]
[4 Clocks] [5 Clocks]
DRAM RAS# Activate to Precharge [15 Clocks]
Règle le timing RAS Activate sur Precharge timing.
Options de configuration: [1 Clock]...[15 Clocks]
DRAM Write Recovery Time [4 Clocks]
Règle le paramètre DRAM Write Recover Time. Options de
configuration: [2 Clocks] [3 Clocks]
[4 Clocks] [5 Clocks]
Hyper Path 2 [Auto]
Hyper Path 2 [Auto]
Hyper Path 2 [Auto]
Hyper Path 2 [Auto]
Hyper Path 2 [Auto]
Permet d’activer ou de désactiver la fonction ASUS Hyper Path 2.
Options de configuration: [Disabled] [Enabled] [Auto]
Advanced Chipset Settings
Configure DRAM Timing by SPD
[Enabled]
Hyper Path 2
[Auto]
Booting Graphic Adapter Priori
[PCI Express/PCI]
PEG Buffer Length
[Auto]
Link Latency
[Auto]
PEG Link Mode
[Auto]
PEG Root Control
[Auto]
Slot Power
[Auto]
Enable or disable
DRAM timing.