AOC e1649Fwu Service Manual - Page 14

DDR Memory

Page 14 highlights

+3V3 R751 10K+-5%1/16W LOWPOWER_ON R307 1K 1/16W +2V6 Q304 AO3401A C303 1N 50V FB405 1 2 120 OHM +2V6_SW C735 100N 16V DGND C736 100N 16V C737 100N 16V DDR Memory C738 100N 16V C739 100N 16V C740 100N 16V C741 100N 16V C742 100N 16V C743 10uF 10V DDR_A[0..11] DDR_CK R742 /DDR_CK R743 10OHM1/16W 10OHM1/16W DDR_A0 DDR_A1 DDR_A2 DDR_A3 DDR_A4 DDR_A5 DDR_A6 DDR_A7 DDR_A8 DDR_A9 DDR_A10 DDR_A11 DDR_BA0 DDR_BA1 /DDR_CS /DDR_RAS /DDR_CAS /DDR_WE DDR_CKE DDR_CKIN /DDR_CKIN U401A U1 R3 DDR_A0 T3 DDR_A1 V2 V3 U3 DDR_A2 DDR_A3 DDR_A4 V1 DDR_A5 U2 P3 T1 T2 DDR_A6 DDR_A7 DDR_A8 DDR_A9 R1 DDR_A10 DDR_A11 P2 R2 N3 P1 DDR_BA0 DDR_BA1 DDR_/CS N1 DDR_/RAS N2 DDR_/CAS DDR_/WE M3 M2 M1 DDR_CKE DDR_CK DDR_/CK DDR_DQ0 E2 E1 DDR_DQ1 G3 DDR_DQ2 DDR_DQ3 DDR_DQ4 H3 H1 J1 DDR_DQ5 J2 DDR_DQ6 DDR_DQ7 DDR_DQ8 DDR_DQ9 L2 H2 G1 G2 DDR_DQ10 DDR_DQ11 DDR_DQ12 DDR_DQ13 F1 F2 F3 D1 DDR_DQ14 DDR_DQ15 D3 J3 DDR_UDQS DDR_LDQS L1 K3 DDR_UDM DDR_LDM L3 DDR_DQ0 DDR_DQ1 DDR_DQ2 DDR_DQ3 DDR_DQ4 DDR_DQ5 DDR_DQ6 DDR_DQ7 DDR_DQ8 DDR_DQ9 DDR_DQ10 DDR_DQ11 DDR_DQ12 DDR_DQ13 DDR_DQ14 DDR_DQ15 DDR_UDQS DDR_LDQS DDR_UDM DDR_LDM DDR_DQ[0..15] +3.3V C429 100N 16V VREF C405 10N 50V FB404 1 DGND 2 PLL33V 120 OHM C747 100N 16V K1 DDR_VREF DDR_MASK_IN E3 K2 D2 DDR_VSSR DDR_MASK_OUT A13 DLL_AVDD E8 DDR_PLL_AVDD33 A12 DLL_AVSS DDR_PLL_AVSS33 C6 DL-125 Connect pin D2 & D3 directiy together DDRM +1.2V FB406120 OHM DDR_A[0..11] DLL12V 1 2 C746 100N 16V C748 100N 16V DDR_* : DGND DGND DGND DGND Zo = 65R Match lengths in following groups : DDR_LDQS to DDR_LDM & DDR_DQ[0:7] +/- 25ps DDR_UDQS to DDR_UDM & DDR_DQ[8:15] +/- 25ps DDR_CK to LDQS & UDQS < +/- 100ps DDR_CK to all others (except DQ[ ] ) < +/- 50ps U402 DGND 64 58 52 VSSQ VSSQ 12 VSSQ 6 66 48 34 VSSQ VSSQ VSS VSS VSS 17 14 NC NC /DDR_CS 24 CS DDR_BA1 DDR_BA0 27 26 BA1 BA0 DDR_UDM DDR_LDM 47 20 UDM LDM DDR_UDQS 51 DDR_LDQS 16 UDQS LDQS /DDR_RAS 23 /DDR_CAS /DDR_WE 22 21 RAS CAS WE DDR_A11 41 DDR_A10 28 DDR_A9 40 DDR_A8 39 DDR_A7 38 DDR_A6 37 DDR_A5 36 DDR_A4 35 DDR_A3 32 DDR_A2 31 DDR_A1 30 DDR_A0 29 A11 A10/AP A9 A8 A7 A6 A5 A4 A3 A2 A1 A0 H5DU1262GTR-E3C +2V6_SW VDDQ VDDQ 61 55 15 VDDQ 9 VDDQ VDDQ MVDD MVDD 3 33 18 1 MVDD NC NC 53 50 43 NC NC NC 42 25 19 NC CKE CLK 44 45 46 CLK VREF 49 DQ15 65 63 DQ14 DQ13 DQ12 DQ11 62 60 59 57 DQ10 DQ9 DQ8 56 54 13 DQ7 DQ6 DQ5 DQ4 11 10 8 7 DQ3 DQ2 DQ1 DQ0 5 4 2 DDR_CKE DDR_CK /DDR_CK VREF DDR_DQ15 DDR_DQ14 DDR_DQ13 DDR_DQ12 DDR_DQ11 DDR_DQ10 DDR_DQ9 DDR_DQ8 DDR_DQ7 DDR_DQ6 DDR_DQ5 DDR_DQ4 DDR_DQ3 DDR_DQ2 DDR_DQ1 DDR_DQ0 +2V6_SW DGND C744 100N 16V R740 2.2KOHM +-1% 1/16W C745 100N 16V R744 2.2KOHM +-1% 1/16W DGND DDR_DQ[0..15] (DDR Mask should be equal to the sum of LDQS ans UDQS) T P V ( Top Victory Electronics Co . , Ltd. ) G4548-T0B-000-0050-101230 Key Component Date 05.DL-195 DDR SDRAM Thursday , April 28, 2011 OEM MODEL USB power cordless TPV MODEL PCB NAME Sheet G4548-T0B-000-0050-1-101230 1 of 7 Size Rev 称爹 B A 14

  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
  • 10
  • 11
  • 12
  • 13
  • 14
  • 15
  • 16
  • 17
  • 18
  • 19
  • 20
  • 21
  • 22
  • 23
  • 24
  • 25
  • 26
  • 27
  • 28
  • 29
  • 30
  • 31
  • 32
  • 33
  • 34
  • 35
  • 36

14
OEM MODEL
Size
Rev
Date
Sheet
of
TPV MODEL
PCB NAME
称爹
T P V
( Top
Victory
Electronics
Co . ,
Ltd. )
Key Component
A
USB power cordless
B
1
7
Thursday, April 28, 2011
<
称爹
>
05.DL-195 DDR SDRAM
G4548-T0B-000-0050-101230
G4548-T0B-000-0050-1-101230
DDR_DQ2
DDR_DQ1
DDR_DQ0
DLL12V
VREF
+2V6
+3.3V
+1.2V
R740
2.2KOHM +-1% 1/16W
C746
100N 16V
FB406120 OHM
1
2
U402
H5DU1262GTR-E3C
A0
29
A1
30
A2
31
A3
32
A4
35
A5
36
A6
37
A7
38
A8
39
A9
40
A10/AP
28
A11
41
DQ0
2
DQ1
4
DQ2
5
DQ3
7
DQ4
8
DQ5
10
DQ6
11
DQ7
13
DQ8
54
DQ9
56
DQ10
57
DQ11
59
DQ12
60
DQ13
62
DQ14
63
DQ15
65
BA0
26
BA1
27
CS
24
RAS
23
CAS
22
WE
21
LDM
20
UDM
47
LDQS
16
UDQS
51
CKE
44
CLK
45
CLK
46
MVDD
1
MVDD
18
MVDD
33
VDDQ
3
VDDQ
9
VDDQ
15
VDDQ
55
VDDQ
61
VSS
34
VSS
48
VSS
66
VSSQ
6
VSSQ
12
VSSQ
58
VSSQ
64
VREF
49
VSSQ
52
NC
14
NC
17
NC
19
NC
25
NC
43
NC
53
NC
50
NC
42
C736
100N 16V
C737
100N 16V
C740
100N 16V
C742
100N 16V
FB404
120 OHM
1
2
R743
10OHM1/16W
C735
100N 16V
C429
100N 16V
C738
100N 16V
C747
100N 16V
R742
10OHM1/16W
U401A
DL-125
DDR_A0
U1
DDR_A1
R3
DDR_A2
T3
DDR_A3
V2
DDR_A4
V3
DDR_A5
U3
DDR_A6
V1
DDR_A7
U2
DDR_A8
P3
DDR_A9
T1
DDR_A10
T2
DDR_A11
R1
DDR_DQ0
E2
DDR_DQ1
E1
DDR_DQ2
G3
DDR_DQ3
H3
DDR_DQ4
H1
DDR_DQ5
J1
DDR_DQ6
J2
DDR_DQ7
L2
DDR_DQ8
H2
DDR_DQ9
G1
DDR_DQ10
G2
DDR_DQ11
F1
DDR_DQ12
F2
DDR_DQ13
F3
DDR_DQ14
D1
DDR_DQ15
D3
DDR_BA0
P2
DDR_BA1
R2
DDR_/CS
N3
DDR_/RAS
P1
DDR_/CAS
N1
DDR_/WE
N2
DDR_CKE
M3
DDR_CK
M2
DDR_/CK
M1
DDR_VREF
K1
DDR_MASK_OUT
D2
DDR_MASK_IN
E3
DDR_LDM
L3
DDR_UDM
K3
DDR_LDQS
L1
DDR_UDQS
J3
DDR_VSSR
K2
DDR_PLL_AVSS33
A12
DDR_PLL_AVDD33
A13
DLL_AVSS
C6
DLL_AVDD
E8
C739
100N 16V
FB405
120 OHM
1
2
C741
100N 16V
C748
100N 16V
DGND
DGND
DGND
DGND
+2V6_SW
DGND
DGND
DGND
DGND
+2V6_SW
+2V6_SW
DDR_A[0..11]
DDR_DQ[0..15]
DDR_DQ[0..15]
DDR_A[0..11]
R307
1K 1/16W
C303
1N 50V
Q304
AO3401A
DDR_UDQS
DDR_LDQS
/DDR_CK
DDR_CK
C744
100N 16V
+3V3
DDR_A10
DDR_A9
DDR_A8
DDR_A5
DDR_A1
DDR_A4
DDR_A2
DDR_A11
DDR_A7
DDR_A6
DDR_A3
/DDR_CS
DDR_A0
DDR_DQ10
DDR_DQ12
DDR_DQ3
DDR_BA1
DDR_DQ4
DDR_DQ8
DDR_DQ6
DDR_DQ2
DDR_DQ7
DDR_DQ0
DDR_DQ15
DDR_DQ5
DDR_DQ13
DDR_DQ1
DDR_DQ9
DDR_DQ14
DDR_DQ11
R751
10K+-5%1/16W
DDR_BA0
DDR_BA1
DDR_BA0
/DDR_WE
/DDR_CS
/DDR_CAS
/DDR_RAS
DDR_UDM
DDR_CKIN
DDR_CKE
DDR_UDM
/DDR_CKIN
DDR_LDM
DDR_LDM
C743
10uF 10V
DDR_UDQS
DDR_LDQS
/DDR_RAS
/DDR_CAS
VREF
/DDR_WE
C405
10N 50V
DDR_A11
DDR_A10
DDR_UDQS to DDR_UDM & DDR_DQ[8:15] +/- 25ps
DDR_CK to all others (except DQ[ ] ) < +/- 50ps
DDR_A9
DDR_* :
DDR Memory
Connect pin D2 & D3 directiy together
DDR_A8
DDR_CK to LDQS & UDQS < +/- 100ps
(DDR Mask should be equal to the sum of LDQS ans UDQS)
Match lengths in following groups :
DDR_A7
Zo = 65R
DDR_LDQS to DDR_LDM & DDR_DQ[0:7] +/- 25ps
DDR_A6
DDR_A5
DDR_A4
DDR_A3
DDRM
DDR_A2
DDR_A1
DDR_A0
DDR_CKE
DDR_CK
/DDR_CK
DDR_DQ15
DDR_DQ14
DDR_DQ13
DDR_DQ12
DDR_DQ11
PLL33V
R744
2.2KOHM +-1% 1/16W
LOWPOWER_ON
DDR_DQ10
DDR_DQ9
DGND
DDR_DQ8
C745
100N 16V
DDR_DQ7
DDR_DQ6
DDR_DQ5
DDR_DQ4
DDR_DQ3