Pioneer 434CMX Service Manual - Page 139

MBM29PL3200BE70PFV RGB ASSY : IC7152, Block Diagram, Pin Function

Page 139 highlights

5 6 7 MBM29PL3200BE70PFV (RGB ASSY : IC7152) • Page Mode Flash Memory Block Diagram 8 A DQ31 ~ DQ0 VCC 12, 18, 28, 58, 63, 73 VSS 17, 27, 33, 64, 74, 79 Erase Circuit Input/Output Buffer WE 86 DW/W 82 B Control WP 87 Circuit ACC 88 (Command Register) CE 80 OE 81 Write Circuit Chip Enable Output Enable Circuit STB Data Latch Y Decoder Y Gate C STB Address Latch A19 ~ A2 57-51, 40-34, 11-8 A1, A0 7, 6, (A- 1) 78 Low Vcc DET. Circuit Write / Erase Pulse Timer X Decoder 33,554,432 Cell Matrix D Pin Function No. Pin Name 57-51, 40-34, 11-6, 78 A19 - A0, A-1 78-75, 72-65, 62-59, 32-19, 26-19, 16-13 DQ31 - DQ0 80 CE 81 OE 86 WE 82 DW/W 87 WP 88 ACC 17, 27, 33, 64, 74, 79 VSS 12, 18, 28, 58, 63, 73 VCC 1-5, 41-50, 83-85, 89, 90 N.C. I/O I Address input I/O Data input/output I Chip enable I Output enable I Write enable I 16 bit, 32 bit mode switch I Write protect I Acceleration − Ground − Power supply − No connection Pin Function PDP-434CMX 5 6 7 E F 139 8

  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
  • 10
  • 11
  • 12
  • 13
  • 14
  • 15
  • 16
  • 17
  • 18
  • 19
  • 20
  • 21
  • 22
  • 23
  • 24
  • 25
  • 26
  • 27
  • 28
  • 29
  • 30
  • 31
  • 32
  • 33
  • 34
  • 35
  • 36
  • 37
  • 38
  • 39
  • 40
  • 41
  • 42
  • 43
  • 44
  • 45
  • 46
  • 47
  • 48
  • 49
  • 50
  • 51
  • 52
  • 53
  • 54
  • 55
  • 56
  • 57
  • 58
  • 59
  • 60
  • 61
  • 62
  • 63
  • 64
  • 65
  • 66
  • 67
  • 68
  • 69
  • 70
  • 71
  • 72
  • 73
  • 74
  • 75
  • 76
  • 77
  • 78
  • 79
  • 80
  • 81
  • 82
  • 83
  • 84
  • 85
  • 86
  • 87
  • 88
  • 89
  • 90
  • 91
  • 92
  • 93
  • 94
  • 95
  • 96
  • 97
  • 98
  • 99
  • 100
  • 101
  • 102
  • 103
  • 104
  • 105
  • 106
  • 107
  • 108
  • 109
  • 110
  • 111
  • 112
  • 113
  • 114
  • 115
  • 116
  • 117
  • 118
  • 119
  • 120
  • 121
  • 122
  • 123
  • 124
  • 125
  • 126
  • 127
  • 128
  • 129
  • 130
  • 131
  • 132
  • 133
  • 134
  • 135
  • 136
  • 137
  • 138
  • 139
  • 140
  • 141
  • 142
  • 143
  • 144
  • 145
  • 146
  • 147
  • 148
  • 149
  • 150
  • 151
  • 152
  • 153

PDP-434CMX
139
5
6
7
8
5
6
7
8
C
D
F
A
B
E
A
1
, A
0
(A
-1
)
V
SS
V
CC
WE
CE
A
19
~ A
2
OE
DQ
31
~ DQ
0
DW/W
WP
ACC
STB
STB
Control
Circuit
(Command
Register)
Erase Circuit
Input/Output
Buffer
Write Circuit
Chip Enable
Output Enable
Circuit
Data Latch
Low Vcc DET.
Circuit
Write / Erase
Pulse Timer
Y Decoder
X Decoder
Y Gate
33,554,432
Cell Matrix
Address Latch
57-51, 40-34,
11-8
12, 18, 28,
58, 63, 73
17, 27, 33,
64, 74, 79
7, 6,
78
81
80
88
87
82
86
Block Diagram
MBM29PL3200BE70PFV (RGB ASSY : IC7152)
• Page Mode Flash Memory
No.
Pin Name
I/O
Pin Function
57-51, 40-34, 11-6, 78
A
19
- A
0
, A
-1
I
Address input
78-75, 72-65, 62-59,
32-19, 26-19, 16-13
DQ
31
- DQ
0
I/O
Data input/output
80
CE
I
Chip enable
81
OE
I
Output enable
86
WE
I
Write enable
82
DW/W
I
16 bit, 32 bit mode switch
87
WP
I
Write protect
88
ACC
I
Acceleration
17, 27, 33, 64, 74, 79
V
SS
Ground
12, 18, 28, 58, 63, 73
V
CC
Power supply
1-5, 41-50,
83-85, 89, 90
N.C.
No connection
Pin Function