Pioneer 434CMX Service Manual - Page 141

Block Diagram, DSYNC/DIVOUT

Page 141 highlights

8 7 6 5 PDP-434CMX 141 F E CLPIN SOGOUT XPOWER SAVE ADDRESS SDA D SCL XSENABLE R/CrIN1 SW R/CrIN2 R R/CrCLP AMP R Sub Contrast (8) Sub Brightness (8) Cr Offset (6) G/YIN1 SW G/YIN2 G G/YCLP AMP G Sub Contrast (8) Sub Brightness (8) B/CbIN1 SW B/CbIN2 B AMP B Sub Contrast (8) Sub Brightness (8) Cb Offset (6) B/CbCLP SOGIN1 SOGIN2 SOGIN1 SOGIN2 VTH (4) VHYS (2) Main Contrast (8) SW SOGP SYNCSEP SW SW PLL SYNCIN SYNCSEP SYNCTIP SYNCSEP CLP SW SOGT SW SOGO REGISTER SW SW SW VRT VRB ADC R DATA MODE ADC G ADC B PLL FINE DIV PD CP (3) DELAY VCO 1, 2, 4, 8 (6) COUNTER (12) Width COARSE (2) DELAY (2) 1/2DIV SEROUT 3WIRE/I2C XTLOAD C RC2 RC1 HOLD UNLOCK VRB VRT B/CbOUT G/YOUT R/CrOUT EVEN/ODD B RB7 - RB0 RA7 - RA0 GB7 - GB0 GA7 - GA0 BB7 - BB0 BA7 - BA0 CLK XCLK 1/2CLK 1/2XCLK DSYNC/DIVOUT A Block Diagram 8 7 6 5

  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
  • 10
  • 11
  • 12
  • 13
  • 14
  • 15
  • 16
  • 17
  • 18
  • 19
  • 20
  • 21
  • 22
  • 23
  • 24
  • 25
  • 26
  • 27
  • 28
  • 29
  • 30
  • 31
  • 32
  • 33
  • 34
  • 35
  • 36
  • 37
  • 38
  • 39
  • 40
  • 41
  • 42
  • 43
  • 44
  • 45
  • 46
  • 47
  • 48
  • 49
  • 50
  • 51
  • 52
  • 53
  • 54
  • 55
  • 56
  • 57
  • 58
  • 59
  • 60
  • 61
  • 62
  • 63
  • 64
  • 65
  • 66
  • 67
  • 68
  • 69
  • 70
  • 71
  • 72
  • 73
  • 74
  • 75
  • 76
  • 77
  • 78
  • 79
  • 80
  • 81
  • 82
  • 83
  • 84
  • 85
  • 86
  • 87
  • 88
  • 89
  • 90
  • 91
  • 92
  • 93
  • 94
  • 95
  • 96
  • 97
  • 98
  • 99
  • 100
  • 101
  • 102
  • 103
  • 104
  • 105
  • 106
  • 107
  • 108
  • 109
  • 110
  • 111
  • 112
  • 113
  • 114
  • 115
  • 116
  • 117
  • 118
  • 119
  • 120
  • 121
  • 122
  • 123
  • 124
  • 125
  • 126
  • 127
  • 128
  • 129
  • 130
  • 131
  • 132
  • 133
  • 134
  • 135
  • 136
  • 137
  • 138
  • 139
  • 140
  • 141
  • 142
  • 143
  • 144
  • 145
  • 146
  • 147
  • 148
  • 149
  • 150
  • 151
  • 152
  • 153

PDP-434CMX
141
5
6
7
8
5
6
7
8
C
D
F
A
B
E
SYNCSEP
SYNCTIP
CLP
SW
SOGT
SOGIN2
SOGOUT
ADDRESS
SDA
SCL
XSENABLE
SEROUT
UNLOCK
HOLD
XTLOAD
RC1
EVEN/ODD
DATA MODE
DSYNC/DIVOUT
3WIRE/I
2
C
XPOWER SAVE
SYNCSEP
SYNCSEP
AMP B
REGISTER
PD
FINE
DELAY
(6)
SOGIN1
SOGIN2
SOGIN1
B/CbIN2
B/CbCLP
B/CbIN1
SW
SOGP
SW
PLL
V
TH
(4)
V
HYS
(2)
Main Contrast (8)
Cb Offset (6)
Sub Brightness (8)
Sub Contrast (8)
SW
B
SW
CP (3)
VCO
1/2DIV
ADC B
ADC G
ADC R
PLL
Width
(2)
COARSE
DELAY (2)
COUNTER (12)
DIV
1, 2, 4, 8
SW
SYNCIN
SW
SOGO
RC2
1/2XCLK
1/2CLK
CLK
BA7 - BA0
BB7 - BB0
GA7 - GA0
GB7 - GB0
RA7 - RA0
RB7 - RB0
VRB
XCLK
VRB
VRT
R/CrOUT
SW
G/YOUT
SW
B/CbOUT
CLPIN
VRT
AMP G
G/YIN2
G/YIN1
Sub Brightness (8)
Sub Contrast (8)
SW
G
AMP R
R/CrIN2
R/CrIN1
Cr Offset (6)
Sub Brightness (8)
Sub Contrast (8)
SW
R
G/YCLP
R/CrCLP
Block Diagram