Casio QT 6000 Service Manual - Page 62

Casio QT 6000 - 32 MB RAM Manual

Page 62 highlights

NO. PIN NAME 165 AD14 166 AD13 167 AD12 168 AD11 169 VDDQ 170 VSSQ 171 AD10 172 AD9 173 AD8 174 C/BE0 175 VDD 176 VSS 177 AD7 178 AD6 179 AD5 180 AD4 181 AD3 182 AD2 183 VDDQ 184 VSSQ 185 AD1 186 AD0 187 IRL0 188 IRL1 189 IRL2 190 IRL3 191 VSSQ 192 VDDQ 193 XTAL2 194 EXTAL2 195 VDD-RTC 196 VSS-RTC 197 CA 198 RESET 199 TRST 200 MRESET 201 NMI 202 BACK/BSREQ 203 BREQ/BSACK 204 MD6/IOIS16 205 RDY 206 TXD 207 VDDQ 208 VSSQ 209 VDD 210 VSS 211 MD2/RXD2 212 RXD 213 TCLK 214 MD8/576 215 SCK 216 MD1/TXD2 217 MD0/SCK2 218 MD7/CTS2 I/O DESCRIPTION I/O PCI address/data/port Power Power I/O I/O Power Power IO VDD IO GND PCI address/data/port Command/byte enable Internal VDD Internal GND I/O PCI address/data/port Power Power I/O I/O I I I I Power Power O I Power Power I I I I I O I I I O Power Power Power Power I I I/O I/O I/O I/O I/O I/O I/O VDD I/O GND PCI address/data/port PCI address/data/port Interrupt 0 Interrupt 1 Interrupt 2 Interrupt 3 I/O GND I/O VDD RTC crystal resonator pin RTC crystal resonator pin RTC VDD RTC GND Hardware standby Reset Reset (H-UDI) Manual reset Nonmaskable interrupt Bus acknowledge/bus request Bus request/bus acknowledge Mode/IOIS16 (PCMCIA) Bus ready SCI data output IO VDD IO GND Internal VDD Internal GND Mode/SCIF data input SCI data input RTC/TMU clock Mode/SCIF data control (RTS) SCIF clock Mode/SCIF data output Mode/SCIF clock Mode/SCIF data control (CTS) - 60 -

  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
  • 10
  • 11
  • 12
  • 13
  • 14
  • 15
  • 16
  • 17
  • 18
  • 19
  • 20
  • 21
  • 22
  • 23
  • 24
  • 25
  • 26
  • 27
  • 28
  • 29
  • 30
  • 31
  • 32
  • 33
  • 34
  • 35
  • 36
  • 37
  • 38
  • 39
  • 40
  • 41
  • 42
  • 43
  • 44
  • 45
  • 46
  • 47
  • 48
  • 49
  • 50
  • 51
  • 52
  • 53
  • 54
  • 55
  • 56
  • 57
  • 58
  • 59
  • 60
  • 61
  • 62
  • 63
  • 64
  • 65
  • 66
  • 67
  • 68
  • 69
  • 70
  • 71
  • 72
  • 73
  • 74
  • 75
  • 76
  • 77
  • 78
  • 79
  • 80
  • 81
  • 82
  • 83
  • 84
  • 85
  • 86
  • 87
  • 88
  • 89
  • 90
  • 91
  • 92
  • 93
  • 94
  • 95
  • 96
  • 97
  • 98
  • 99
  • 100
  • 101
  • 102
  • 103
  • 104
  • 105
  • 106
  • 107
  • 108
  • 109
  • 110
  • 111
  • 112
  • 113
  • 114
  • 115
  • 116
  • 117
  • 118
  • 119
  • 120
  • 121
  • 122
  • 123
  • 124
  • 125
  • 126
  • 127
  • 128
  • 129
  • 130
  • 131
  • 132
  • 133
  • 134
  • 135
  • 136
  • 137
  • 138
  • 139
  • 140
  • 141
  • 142
  • 143
  • 144
  • 145
  • 146
  • 147
  • 148
  • 149
  • 150
  • 151
  • 152
  • 153
  • 154

— 60 —
NO.
PIN NAME
I/O
DESCRIPTION
165
AD14
166
AD13
I/O
PCI address/data/port
167
AD12
168
AD11
169
VDDQ
Power
IO VDD
170
VSSQ
Power
IO GND
171
AD10
172
AD9
I/O
PCI address/data/port
173
AD8
174
C/BE0
I/O
Command/byte enable
175
VDD
Power
Internal VDD
176
VSS
Power
Internal GND
177
AD7
178
AD6
179
AD5
I/O
PCI address/data/port
180
AD4
181
AD3
182
AD2
183
VDDQ
Power
I/O VDD
184
VSSQ
Power
I/O GND
185
AD1
I/O
PCI address/data/port
186
AD0
I/O
PCI address/data/port
187
IRL0
I
Interrupt 0
188
IRL1
I
Interrupt 1
189
IRL2
I
Interrupt 2
190
IRL3
I
Interrupt 3
191
VSSQ
Power
I/O GND
192
VDDQ
Power
I/O VDD
193
XTAL2
O
RTC crystal resonator pin
194
EXTAL2
I
RTC crystal resonator pin
195
VDD-RTC
Power
RTC VDD
196
VSS-RTC
Power
RTC GND
197
CA
I
Hardware standby
198
RESET
I
Reset
199
TRST
I
Reset (H-UDI)
200
MRESET
I
Manual reset
201
NMI
I
Nonmaskable interrupt
202
BACK/BSREQ
O
Bus acknowledge/bus request
203
BREQ/BSACK
I
Bus request/bus acknowledge
204
MD6/IOIS16
I
Mode/IOIS16 (PCMCIA)
205
RDY
I
Bus ready
206
TXD
O
SCI data output
207
VDDQ
Power
IO VDD
208
VSSQ
Power
IO GND
209
VDD
Power
Internal VDD
210
VSS
Power
Internal GND
211
MD2/RXD2
I
Mode/SCIF data input
212
RXD
I
SCI data input
213
TCLK
I/O
RTC/TMU clock
214
MD8/576
I/O
Mode/SCIF data control (RTS)
215
SCK
I/O
SCIF clock
216
MD1/TXD2
I/O
Mode/SCIF data output
217
MD0/SCK2
I/O
Mode/SCIF clock
218
MD7/CTS2
I/O
Mode/SCIF data control (CTS)