Epson TM U200D Technical Reference - Page 161

IEEE 1284 Parallel Interface Circuit Board Diagram

Page 161 highlights

IEEE 1284 Parallel Interface Circuit Board Diagram TM-U200D/U200PD/ Technical Manual CN2 DK 1 DK S PG PG +24V +24V PG HOST_RTS 1 2 3 4 5 6 7 8 CTS DET RTS CLKIN/DTR CLKREQ SG +5V DK 2 DK G DK P 9 10 11 12 13 14 15 16 17 18 PG +24V +24V PG SG SD RD (RES) #25_RESET DSR_RESET 19 20 21 22 23 24 25 26 27 28 #RESET SG 29 30 CEN7..0 +5V C14 C15 R13 R14 +5V R7 C10 C3 C11 +5v R15 R16 CEN0 CEN1 CEN2 CEN3 CEN4 CEN5 CEN6 CEN7 +5V U2 1 2 3 4 P31/RXD P32/SCLK P33/TXD P35/RD 5 6 7 8 9 10 11 12 13 14 P36/WR P37/TO1/WAIT P80/INT0 P81/INT1/TI2 NMI EA CLK P00/D0 P01/D1 P02/D2 15 16 17 18 19 20 P03/D3 P04/D4 P05/D5 P06/D6 P07/D7 VSS VCC P27/A15 P26/A14 P25/A13 P24/A12 P23/A11 P22/A10 P21/ A9 P20/ A8 P17/ A7 P16/ A6 P15/ A5 P14/ A4 P13/ A3 40 39 38 37 36 35 34 33 32 31 30 29 28 27 P12/ A2 P11/ A1 P10/ A0 RESET X2 X1 26 25 24 23 22 21 C90M00NB 1284ACT CTS AFXT CEN_DIR BS_CLR LOGIC-H RTS DK_STAT ACK S_BUSY PE SLCT ERR X1 U11D 12 11 13 CEN0 CEN1 CEN2 CEN3 CEN4 CEN5 CEN6 CEN7 R45 R46 +5V R39 R40 R42 R43 R10 C16 DD5V U1 CU1 DD5V U9 CU9 DD5V U10 CU10 DD5V U11 CU11 H_BUSY U5A 1 7 2 +5V 7 U7 5 QPD 2 R CLK 1 3 Q C L 6 U5B 6 3 5 +5V U5 CU5 +5V U7 CU7 +5V D1 DD5V U1 2 4 6 8 1A1 1Y1 1A2 1Y2 1A3 1Y3 1A4 1Y4 18 16 14 12 11 13 15 17 2A1 2Y1 2A2 2Y2 2A3 2Y3 2A4 2Y4 9 7 5 3 1 19 1G 2G U9 2 5 6 9 12 15 16 19 Q0 Q1 Q2 Q3 Q4 Q5 Q6 Q7 D0 D1 D2 D3 D4 D5 D6 D7 3 4 7 8 13 14 17 18 OC G 1 11 +5V R49 4 5 RM12 5678 8765 RM11 4321 1234 RM2 4 5 3 6 2 7 1 8 1 8 2 7 3 6 4 5 RM1 R48 C19 C20 C21 C22 C26 C23 C24 C25 Q5 6 DD5V R11 C18 3 2 1 R50 +5V R51 Q4 R36 4 5 6 3 2 U10 2 4 6 8 11 13 15 17 1A1 1Y1 1A2 1Y2 1A3 1Y3 1A4 1Y4 2A1 2Y1 2A2 2Y2 2A3 2Y3 2A4 2Y4 18 16 14 12 9 7 5 3 1 19 1G 2G C17 1 R30 R27 R28 R29 R31 R32 DD5V C27 C28 C29 C30 C31 R54 R53 R52 +5V U11C 9 8 R23 10 R24 R25 R26 U11B U11A 1 +5V 4 3 6 2 5 C5 C4 C32 C33 R2 CN1 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 -STB/HOSTCLK DATA1 DATA2 DATA3 DATA4 DATA5 DATA6 DATA7 DATA8 -ACK/PTRCLK BUSY/PTRBUSY/37 PE/ACKDATREQ/26 SLCT/XFLAG/15 -AFXT/HOSTBUSY NC GND FG LOGIC-H GND GND GND GND GND GND GND GND GND GND GND 30 31 32 33 34 35 36 GND -INIT -ERR/-DTVAIL/04 GND DK STATUS +5V -SELIN/1284ACT 0 SHELL R12 Rev. B A-13

  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
  • 10
  • 11
  • 12
  • 13
  • 14
  • 15
  • 16
  • 17
  • 18
  • 19
  • 20
  • 21
  • 22
  • 23
  • 24
  • 25
  • 26
  • 27
  • 28
  • 29
  • 30
  • 31
  • 32
  • 33
  • 34
  • 35
  • 36
  • 37
  • 38
  • 39
  • 40
  • 41
  • 42
  • 43
  • 44
  • 45
  • 46
  • 47
  • 48
  • 49
  • 50
  • 51
  • 52
  • 53
  • 54
  • 55
  • 56
  • 57
  • 58
  • 59
  • 60
  • 61
  • 62
  • 63
  • 64
  • 65
  • 66
  • 67
  • 68
  • 69
  • 70
  • 71
  • 72
  • 73
  • 74
  • 75
  • 76
  • 77
  • 78
  • 79
  • 80
  • 81
  • 82
  • 83
  • 84
  • 85
  • 86
  • 87
  • 88
  • 89
  • 90
  • 91
  • 92
  • 93
  • 94
  • 95
  • 96
  • 97
  • 98
  • 99
  • 100
  • 101
  • 102
  • 103
  • 104
  • 105
  • 106
  • 107
  • 108
  • 109
  • 110
  • 111
  • 112
  • 113
  • 114
  • 115
  • 116
  • 117
  • 118
  • 119
  • 120
  • 121
  • 122
  • 123
  • 124
  • 125
  • 126
  • 127
  • 128
  • 129
  • 130
  • 131
  • 132
  • 133
  • 134
  • 135
  • 136
  • 137
  • 138
  • 139
  • 140
  • 141
  • 142
  • 143
  • 144
  • 145
  • 146
  • 147
  • 148
  • 149
  • 150
  • 151
  • 152
  • 153
  • 154
  • 155
  • 156
  • 157
  • 158
  • 159
  • 160
  • 161
  • 162
  • 163
  • 164
  • 165
  • 166
  • 167
  • 168
  • 169

Rev. B
A
-13
TM-U200D/U200PD Technical Manual
/
IEEE 1284 Parallel Interface Circuit Board Diagram
R2
1
8
2
7
3
6
4
5
RM2
1
8
2
7
3
6
4
5
RM1
CEN0
CEN1
CEN2
CEN3
CEN4
D1
1A1
2
1Y1
18
1A2
4
1Y2
16
1A3
6
1Y3
14
1A4
8
1Y4
12
2A1
11
2Y1
9
2A2
13
2Y2
7
2A3
15
2Y3
5
2A4
17
2Y4
3
1G
1
2G
19
U1
1
8
2
7
3
6
4
5
RM11
D0
3
Q0
2
D1
4
Q1
5
D2
7
Q2
6
D3
8
Q3
9
D4
13
Q4
12
D5
14
Q5
15
D6
17
Q6
16
D7
18
Q7
19
OC
1
G
11
U9
1
8
2
7
3
6
4
5
RM12
+5V
DD5V
CEN7..0
12
13
11
U11D
R14
R13
R15
R7
R16
+5V
+5v
DK 1
1
DK S
2
PG
3
PG
4
+24V
5
+24V
6
PG
7
HOST_RTS
8
CTS
9
DET
10
RTS
11
CLKIN/DTR
12
CLKREQ
13
SG
14
+5V
15
DK 2
16
DK G
17
DK P
18
PG
19
+24V
20
+24V
21
PG
22
SG
23
SD
24
RD
25
(RES)
26
#25_RESET
27
DSR_RESET
28
#RESET
29
SG
30
CN2
CEN_DIR
AFXT
CTS
1284ACT
C15
C14
R39
R45
R46
+5V
+5V
P31/RXD
1
P32/SCLK
2
P33/TXD
3
P35/RD
4
P36/WR
5
P37/TO1/WAIT
6
P80/INT0
7
P81/INT1/TI2
8
NMI
9
EA
10
CLK
11
P00/D0
12
P01/D1
13
P02/D2
14
P03/D3
15
P04/D4
16
P05/D5
17
P06/D6
18
P07/D7
19
VSS
20
X1
21
VCC
40
P27/A15
39
P26/A14
38
X2
22
P25/A13
37
P24/A12
36
P23/A11
35
P22/A10
34
P21/ A9
33
P20/ A8
32
P17/ A7
31
P16/ A6
30
P15/ A5
29
P14/ A4
28
P13/ A3
27
P12/ A2
26
P11/ A1
25
P10/ A0
24
RESET
23
U2
CEN5
CEN6
CEN7
1
2
3
4
5
6
R40
R42
R43
R48
C23
C26
R49
R51
+5V
+5V
+5V
C19
C18
Q5
R11
R50
C20
C21
C22
C24
C25
DD5V
-STB/HOSTCLK
1
DATA1
2
DATA2
3
DATA3
4
DATA4
5
DATA5
6
DATA6
7
DATA7
8
DATA8
9
-ACK/PTRCLK
10
BUSY/PTRBUSY/37
11
PE/ACKDATREQ/26
12
SLCT/XFLAG/15
13
-AFXT/HOSTBUSY
14
NC
15
GND
16
FG
17
LOGIC-H
18
GND
19
GND
20
GND
21
GND
22
GND
23
GND
24
GND
25
SHELL
0
GND
26
GND
27
GND
28
GND
29
GND
30
-INIT
31
-ERR/-DTVAIL/04
32
GND
33
DK STATUS
34
+5V
35
-SELIN/1284ACT
36
CN1
R27
R28
R29
R30
R31
R32
C29
C30
C31
R36
C17
DD5V
1
2
3
4
5
6
1
2
7
U5A
D
2
CLK
1
C
L
6
Q
5
P
R
7
Q
3
U7
1A1
2
1Y1
18
1A2
4
1Y2
16
1A3
6
1Y3
14
1A4
8
1Y4
12
2A1
11
2Y1
9
2A2
13
2Y2
7
2A3
15
2Y3
5
2A4
17
2Y4
3
1G
1
2G
19
U10
C27
C28
+5V
Q4
BS_CLR
S_BUSY
ACK
PE
DK_STAT
ERR
SLCT
RTS
H_BUSY
LOGIC-H
X1
C90M00NB
CEN0
CEN1
CEN2
CEN3
CEN4
CEN5
CEN6
CEN7
C10
C11
C3
R10
C16
U1
U5
U9
U10
U11
CU1
CU9
CU10
CU11
CU5
+5V
DD5V
DD5V
DD5V
DD5V
U7
5
6
3
U5B
1
2
3
U11A
4
5
6
U11B
9
10
8
U11C
C5
CU7
+5V
+5V
+5V
R12
R24
R25
R26
C4
C32
C33
R54
R53
R52
R23