AMD AMD-K6-2/500AFX Data Sheet - Page 294

Output Delay Timings for 66MHz Bus Operation

Page 294 highlights

AMD-K6®-2 Processor Data Sheet Preliminary Information 21850J/0-February 2000 16.7 Output Delay Timings for 66-MHz Bus Operation Table 65. Output Delay Timings for 66-MHz Bus Operation Symbol Parameter Description t6 A[31:3] Valid Delay t7 A[31:3] Float Delay t8 ADS# Valid Delay t9 ADS# Float Delay t10 ADSC# Valid Delay t11 ADSC# Float Delay t12 AP Valid Delay t13 AP Float Delay t14 APCHK# Valid Delay t15 BE[7:0]# Valid Delay t16 BE[7:0]# Float Delay t17 BREQ Valid Delay t18 CACHE# Valid Delay t19 CACHE# Float Delay t20 D/C# Valid Delay t21 D/C# Float Delay t22 D[63:0] Write Data Valid Delay t23 D[63:0] Write Data Float Delay t24 DP[7:0] Write Data Valid Delay t25 DP[7:0] Write Data Float Delay t26 FERR# Valid Delay t27 HIT# Valid Delay t28 HITM# Valid Delay t29 HLDA Valid Delay t30 LOCK# Valid Delay t31 LOCK# Float Delay t32 M/IO# Valid Delay t33 M/IO# Float Delay Preliminary Data Min Max 1.1 ns 6.3 ns 10.0 ns 1.0 ns 6.0 ns 10.0 ns 1.0 ns 7.0 ns 10.0 ns 1.0 ns 8.5 ns 10.0 ns 1.0 ns 8.3 ns 1.0 ns 7.0 ns 10.0 ns 1.0 ns 8.0 ns 1.0 ns 7.0 ns 10.0 ns 1.0 ns 7.0 ns 10.0 ns 1.3 ns 7.5 ns 10.0 ns 1.3 ns 7.5 ns 10.0 ns 1.0 ns 8.3 ns 1.0 ns 6.8 ns 1.1 ns 6.0 ns 1.0 ns 6.8 ns 1.1 ns 7.0 ns 10.0 ns 1.0 ns 5.9 ns 10.0 ns Figure 97 98 97 98 97 98 97 98 97 97 98 97 97 98 97 98 97 98 97 98 97 97 97 97 97 98 97 98 Comments 274 Signal Switching Characteristics Chapter 16

  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
  • 10
  • 11
  • 12
  • 13
  • 14
  • 15
  • 16
  • 17
  • 18
  • 19
  • 20
  • 21
  • 22
  • 23
  • 24
  • 25
  • 26
  • 27
  • 28
  • 29
  • 30
  • 31
  • 32
  • 33
  • 34
  • 35
  • 36
  • 37
  • 38
  • 39
  • 40
  • 41
  • 42
  • 43
  • 44
  • 45
  • 46
  • 47
  • 48
  • 49
  • 50
  • 51
  • 52
  • 53
  • 54
  • 55
  • 56
  • 57
  • 58
  • 59
  • 60
  • 61
  • 62
  • 63
  • 64
  • 65
  • 66
  • 67
  • 68
  • 69
  • 70
  • 71
  • 72
  • 73
  • 74
  • 75
  • 76
  • 77
  • 78
  • 79
  • 80
  • 81
  • 82
  • 83
  • 84
  • 85
  • 86
  • 87
  • 88
  • 89
  • 90
  • 91
  • 92
  • 93
  • 94
  • 95
  • 96
  • 97
  • 98
  • 99
  • 100
  • 101
  • 102
  • 103
  • 104
  • 105
  • 106
  • 107
  • 108
  • 109
  • 110
  • 111
  • 112
  • 113
  • 114
  • 115
  • 116
  • 117
  • 118
  • 119
  • 120
  • 121
  • 122
  • 123
  • 124
  • 125
  • 126
  • 127
  • 128
  • 129
  • 130
  • 131
  • 132
  • 133
  • 134
  • 135
  • 136
  • 137
  • 138
  • 139
  • 140
  • 141
  • 142
  • 143
  • 144
  • 145
  • 146
  • 147
  • 148
  • 149
  • 150
  • 151
  • 152
  • 153
  • 154
  • 155
  • 156
  • 157
  • 158
  • 159
  • 160
  • 161
  • 162
  • 163
  • 164
  • 165
  • 166
  • 167
  • 168
  • 169
  • 170
  • 171
  • 172
  • 173
  • 174
  • 175
  • 176
  • 177
  • 178
  • 179
  • 180
  • 181
  • 182
  • 183
  • 184
  • 185
  • 186
  • 187
  • 188
  • 189
  • 190
  • 191
  • 192
  • 193
  • 194
  • 195
  • 196
  • 197
  • 198
  • 199
  • 200
  • 201
  • 202
  • 203
  • 204
  • 205
  • 206
  • 207
  • 208
  • 209
  • 210
  • 211
  • 212
  • 213
  • 214
  • 215
  • 216
  • 217
  • 218
  • 219
  • 220
  • 221
  • 222
  • 223
  • 224
  • 225
  • 226
  • 227
  • 228
  • 229
  • 230
  • 231
  • 232
  • 233
  • 234
  • 235
  • 236
  • 237
  • 238
  • 239
  • 240
  • 241
  • 242
  • 243
  • 244
  • 245
  • 246
  • 247
  • 248
  • 249
  • 250
  • 251
  • 252
  • 253
  • 254
  • 255
  • 256
  • 257
  • 258
  • 259
  • 260
  • 261
  • 262
  • 263
  • 264
  • 265
  • 266
  • 267
  • 268
  • 269
  • 270
  • 271
  • 272
  • 273
  • 274
  • 275
  • 276
  • 277
  • 278
  • 279
  • 280
  • 281
  • 282
  • 283
  • 284
  • 285
  • 286
  • 287
  • 288
  • 289
  • 290
  • 291
  • 292
  • 293
  • 294
  • 295
  • 296
  • 297
  • 298
  • 299
  • 300
  • 301
  • 302
  • 303
  • 304
  • 305
  • 306
  • 307
  • 308
  • 309
  • 310
  • 311
  • 312
  • 313
  • 314
  • 315
  • 316
  • 317
  • 318
  • 319
  • 320
  • 321
  • 322
  • 323
  • 324
  • 325
  • 326
  • 327
  • 328
  • 329
  • 330

274
Signal Switching Characteristics
Chapter 16
AMD-K6
®
-2 Processor Data Sheet
21850J/0—February 2000
Preliminary Information
16.7
Output Delay Timings for 66-MHz Bus Operation
Table 65.
Output Delay Timings for 66-MHz Bus Operation
Symbol
Parameter Description
Preliminary Data
Figure
Comments
Min
Max
t
6
A[31:3] Valid Delay
1.1 ns
6.3 ns
97
t
7
A[31:3] Float Delay
10.0 ns
98
t
8
ADS# Valid Delay
1.0 ns
6.0 ns
97
t
9
ADS# Float Delay
10.0 ns
98
t
10
ADSC# Valid Delay
1.0 ns
7.0 ns
97
t
11
ADSC# Float Delay
10.0 ns
98
t
12
AP Valid Delay
1.0 ns
8.5 ns
97
t
13
AP Float Delay
10.0 ns
98
t
14
APCHK# Valid Delay
1.0 ns
8.3 ns
97
t
15
BE[7:0]# Valid Delay
1.0 ns
7.0 ns
97
t
16
BE[7:0]# Float Delay
10.0 ns
98
t
17
BREQ Valid Delay
1.0 ns
8.0 ns
97
t
18
CACHE# Valid Delay
1.0 ns
7.0 ns
97
t
19
CACHE# Float Delay
10.0 ns
98
t
20
D/C# Valid Delay
1.0 ns
7.0 ns
97
t
21
D/C# Float Delay
10.0 ns
98
t
22
D[63:0] Write Data Valid Delay
1.3 ns
7.5 ns
97
t
23
D[63:0] Write Data Float Delay
10.0 ns
98
t
24
DP[7:0] Write Data Valid Delay
1.3 ns
7.5 ns
97
t
25
DP[7:0] Write Data Float Delay
10.0 ns
98
t
26
FERR# Valid Delay
1.0 ns
8.3 ns
97
t
27
HIT# Valid Delay
1.0 ns
6.8 ns
97
t
28
HITM# Valid Delay
1.1 ns
6.0 ns
97
t
29
HLDA Valid Delay
1.0 ns
6.8 ns
97
t
30
LOCK# Valid Delay
1.1 ns
7.0 ns
97
t
31
LOCK# Float Delay
10.0 ns
98
t
32
M/IO# Valid Delay
1.0 ns
5.9 ns
97
t
33
M/IO# Float Delay
10.0 ns
98