AMD AMD-K6-2/400 User Guide - Page 14

Valid L1 and L2 Cache States and Effect of Inquire Cycles . 225, L1 and L2 Cache States for Snoops - 300

Page 14 highlights

Preliminary Information AMD-K6™-2E+ Embedded Processor Data Sheet 23542A/0-September 2000 Table 40. Table 41. Table 42. Table 43. Table 44. Table 45. Table 46. Table 47. Table 48. Table 49. Table 50. Table 51. Table 52. Table 53. Table 54. Table 55. Table 56. Table 57. Table 58. Table 59. Table 60. Table 61. Table 62. Table 63. Table 64. Table 65. Table 66. Table 67. Table 68. Table 69. Table 70. Table 71. Table 72. Table 73. Table 74. Valid L1 and L2 Cache States and Effect of Inquire Cycles . 225 L1 and L2 Cache States for Snoops, Flushes, and Invalidation 226 EWBEC Settings and Performance 231 WC/UC Memory Type 233 Valid Masks and Range Sizes for UWCCR Register 234 Initial State of Registers in SMM 243 SMM State-Save Area Map 243 SMM Revision Identifier 246 I/O Trap Doubleword Configuration 248 I/O Trap Restart Slot 249 Boundary Scan Bit Definitions 257 Device Identification Register 259 Supported TAP Instructions 259 Tag versus Data Selector 266 DR7 LEN and RW Definitions 273 Operating Ranges for Low-Power AMD-K6™-2E+ Devices . . 286 Operating Ranges for Standard-Power AMD-K6™-2E+ Devices 286 Absolute Ratings 287 DC Characteristics for the AMD-K6™-2E+ Processor 287 Power Dissipation for Low-Power AMD-K6™-2E+ Devices . . 289 Power Dissipation for Standard-Power AMD-K6™-2E+ Devices 290 Supported Voltages and Operating Frequencies for LowPower AMD-K6™-2E+ Processors Enabled with AMD PowerNow!™ Technology 290 CLK Switching Characteristics for 100-MHz Bus Operation . 296 CLK Switching Characteristics for 66-MHz Bus Operation . . 297 Output Delay Timings for 100-MHz Bus Operation 298 Input Setup and Hold Timings for 100-MHz Bus Operation . 300 Output Delay Timings for 66-MHz Bus Operation 302 Input Setup and Hold Timings for 66-MHz Bus Operation . . 304 RESET and Configuration Signals for 100-MHz Bus Operation 306 RESET and Configuration Signals for 66-MHz Bus Operation 307 TCK Waveform and TRST# Timing at 25 MHz 308 Test Signal Timing at 25 MHz 308 Package Thermal Specification for Low-Power AMD-K6™-2E+ Devices 314 Package Thermal Specification for Standard-Power AMD-K6™-2E+ Devices 314 Pin Differences Between the CPGA and OBGA Packages. . . 321 xiv List of Tables

  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
  • 10
  • 11
  • 12
  • 13
  • 14
  • 15
  • 16
  • 17
  • 18
  • 19
  • 20
  • 21
  • 22
  • 23
  • 24
  • 25
  • 26
  • 27
  • 28
  • 29
  • 30
  • 31
  • 32
  • 33
  • 34
  • 35
  • 36
  • 37
  • 38
  • 39
  • 40
  • 41
  • 42
  • 43
  • 44
  • 45
  • 46
  • 47
  • 48
  • 49
  • 50
  • 51
  • 52
  • 53
  • 54
  • 55
  • 56
  • 57
  • 58
  • 59
  • 60
  • 61
  • 62
  • 63
  • 64
  • 65
  • 66
  • 67
  • 68
  • 69
  • 70
  • 71
  • 72
  • 73
  • 74
  • 75
  • 76
  • 77
  • 78
  • 79
  • 80
  • 81
  • 82
  • 83
  • 84
  • 85
  • 86
  • 87
  • 88
  • 89
  • 90
  • 91
  • 92
  • 93
  • 94
  • 95
  • 96
  • 97
  • 98
  • 99
  • 100
  • 101
  • 102
  • 103
  • 104
  • 105
  • 106
  • 107
  • 108
  • 109
  • 110
  • 111
  • 112
  • 113
  • 114
  • 115
  • 116
  • 117
  • 118
  • 119
  • 120
  • 121
  • 122
  • 123
  • 124
  • 125
  • 126
  • 127
  • 128
  • 129
  • 130
  • 131
  • 132
  • 133
  • 134
  • 135
  • 136
  • 137
  • 138
  • 139
  • 140
  • 141
  • 142
  • 143
  • 144
  • 145
  • 146
  • 147
  • 148
  • 149
  • 150
  • 151
  • 152
  • 153
  • 154
  • 155
  • 156
  • 157
  • 158
  • 159
  • 160
  • 161
  • 162
  • 163
  • 164
  • 165
  • 166
  • 167
  • 168
  • 169
  • 170
  • 171
  • 172
  • 173
  • 174
  • 175
  • 176
  • 177
  • 178
  • 179
  • 180
  • 181
  • 182
  • 183
  • 184
  • 185
  • 186
  • 187
  • 188
  • 189
  • 190
  • 191
  • 192
  • 193
  • 194
  • 195
  • 196
  • 197
  • 198
  • 199
  • 200
  • 201
  • 202
  • 203
  • 204
  • 205
  • 206
  • 207
  • 208
  • 209
  • 210
  • 211
  • 212
  • 213
  • 214
  • 215
  • 216
  • 217
  • 218
  • 219
  • 220
  • 221
  • 222
  • 223
  • 224
  • 225
  • 226
  • 227
  • 228
  • 229
  • 230
  • 231
  • 232
  • 233
  • 234
  • 235
  • 236
  • 237
  • 238
  • 239
  • 240
  • 241
  • 242
  • 243
  • 244
  • 245
  • 246
  • 247
  • 248
  • 249
  • 250
  • 251
  • 252
  • 253
  • 254
  • 255
  • 256
  • 257
  • 258
  • 259
  • 260
  • 261
  • 262
  • 263
  • 264
  • 265
  • 266
  • 267
  • 268
  • 269
  • 270
  • 271
  • 272
  • 273
  • 274
  • 275
  • 276
  • 277
  • 278
  • 279
  • 280
  • 281
  • 282
  • 283
  • 284
  • 285
  • 286
  • 287
  • 288
  • 289
  • 290
  • 291
  • 292
  • 293
  • 294
  • 295
  • 296
  • 297
  • 298
  • 299
  • 300
  • 301
  • 302
  • 303
  • 304
  • 305
  • 306
  • 307
  • 308
  • 309
  • 310
  • 311
  • 312
  • 313
  • 314
  • 315
  • 316
  • 317
  • 318
  • 319
  • 320
  • 321
  • 322
  • 323
  • 324
  • 325
  • 326
  • 327
  • 328
  • 329
  • 330
  • 331
  • 332
  • 333
  • 334
  • 335
  • 336
  • 337
  • 338
  • 339
  • 340
  • 341
  • 342
  • 343
  • 344
  • 345
  • 346
  • 347
  • 348
  • 349
  • 350
  • 351
  • 352
  • 353
  • 354
  • 355
  • 356
  • 357
  • 358
  • 359
  • 360
  • 361
  • 362
  • 363
  • 364
  • 365
  • 366
  • 367
  • 368

xiv
List of Tables
AMD-K6™-2E+ Embedded Processor Data Sheet
23542A/0—September 2000
Preliminary Information
Table 40.
Valid L1 and L2 Cache States and Effect of Inquire Cycles . 225
Table 41.
L1 and L2 Cache States for Snoops, Flushes, and
Invalidation. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 226
Table 42.
EWBEC Settings and Performance . . . . . . . . . . . . . . . . . . . . . 231
Table 43.
WC/UC Memory Type . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 233
Table 44.
Valid Masks and Range Sizes for UWCCR Register . . . . . . . 234
Table 45.
Initial State of Registers in SMM . . . . . . . . . . . . . . . . . . . . . . . 243
Table 46.
SMM State-Save Area Map . . . . . . . . . . . . . . . . . . . . . . . . . . . . 243
Table 47.
SMM Revision Identifier . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 246
Table 48.
I/O Trap Doubleword Configuration . . . . . . . . . . . . . . . . . . . . 248
Table 49.
I/O Trap Restart Slot . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 249
Table 50.
Boundary Scan Bit Definitions . . . . . . . . . . . . . . . . . . . . . . . . . 257
Table 51.
Device Identification Register . . . . . . . . . . . . . . . . . . . . . . . . . 259
Table 52.
Supported TAP Instructions . . . . . . . . . . . . . . . . . . . . . . . . . . . 259
Table 53.
Tag versus Data Selector . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 266
Table 54.
DR7 LEN and RW Definitions . . . . . . . . . . . . . . . . . . . . . . . . . 273
Table 55.
Operating Ranges for Low-Power AMD-K6™-2E+ Devices . . 286
Table 56.
Operating Ranges for Standard-Power AMD-K6™-2E+
Devices . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 286
Table 57.
Absolute Ratings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 287
Table 58.
DC Characteristics for the AMD-K6™-2E+ Processor . . . . . . 287
Table 59.
Power Dissipation for Low-Power AMD-K6™-2E+ Devices . . 289
Table 60.
Power Dissipation for Standard-Power AMD-K6™-2E+
Devices . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 290
Table 61.
Supported Voltages and Operating Frequencies for Low-
Power AMD-K6™-2E+ Processors Enabled with AMD
PowerNow!™ Technology . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 290
Table 62.
CLK Switching Characteristics for 100-MHz Bus Operation . 296
Table 63.
CLK Switching Characteristics for 66-MHz Bus Operation . . 297
Table 64.
Output Delay Timings for 100-MHz Bus Operation . . . . . . . . 298
Table 65.
Input Setup and Hold Timings for 100-MHz Bus Operation . 300
Table 66.
Output Delay Timings for 66-MHz Bus Operation . . . . . . . . . 302
Table 67.
Input Setup and Hold Timings for 66-MHz Bus Operation . . 304
Table 68.
RESET and Configuration Signals for 100-MHz Bus
Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 306
Table 69.
RESET and Configuration Signals for 66-MHz Bus
Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 307
Table 70.
TCK Waveform and TRST# Timing at 25 MHz . . . . . . . . . . . . 308
Table 71.
Test Signal Timing at 25 MHz . . . . . . . . . . . . . . . . . . . . . . . . . . 308
Table 72.
Package Thermal Specification for Low-Power
AMD-K6™-2E+ Devices . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 314
Table 73.
Package Thermal Specification for Standard-Power
AMD-K6™-2E+ Devices . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 314
Table 74.
Pin Differences Between the CPGA and OBGA Packages. . . 321