AMD AMD-K6-2/400 User Guide - Page 6

AMD PowerNow!™ Technology, Bus Cycles, AMD-K6™-2E+ Embedded Processor Data Sheet - tm

Page 6 highlights

Preliminary Information AMD-K6™-2E+ Embedded Processor Data Sheet 23542A/0-September 2000 5.19 DP[7:0] (Data Parity 108 5.20 EADS# (External Address Strobe 109 5.21 EWBE# (External Write Buffer Empty 110 5.22 FERR# (Floating-Point Error 111 5.23 FLUSH# (Cache Flush 112 5.24 HIT# (Inquire Cycle Hit 113 5.25 HITM# (Inquire Cycle Hit To Modified Line 113 5.26 HLDA (Hold Acknowledge 114 5.27 HOLD (Bus Hold Request 115 5.28 IGNNE# (Ignore Numeric Exception 116 5.29 INIT (Initialization 117 5.30 INTR (Maskable Interrupt 118 5.31 INV (Invalidation Request 118 5.32 KEN# (Cache Enable 119 5.33 LOCK# (Bus Lock 120 5.34 M/IO# (Memory or I/O 121 5.35 NA# (Next Address 122 5.36 NMI (Non-Maskable Interrupt 123 5.37 PCD (Page Cache Disable 124 5.38 PCHK# (Parity Check 125 5.39 PWT (Page Writethrough 126 5.40 RESET (Reset 127 5.41 RSVD (Reserved 128 5.42 SCYC (Split Cycle 129 5.43 SMI# (System Management Interrupt 130 5.44 SMIACT# (System Management Interrupt Active 131 5.45 STPCLK# (Stop Clock 132 5.46 TCK (Test Clock 133 5.47 TDI (Test Data Input 133 5.48 TDO (Test Data Output 133 5.49 TMS (Test Mode Select 134 5.50 TRST# (Test Reset 134 5.51 VCC2DET (VCC2 Detect 135 5.52 VCC2H/L# (VCC2 High/Low 136 5.53 VID[4:0] (Voltage Identification 137 5.54 W/R# (Write/Read 138 5.55 WB/WT# (Writeback or Writethrough 139 5.56 Pin Tables by Type 140 5.57 Bus Cycle Definitions 142 6 AMD PowerNow!™ Technology 143 6.1 Enhanced Power Management Features 143 6.2 Dynamic Core Frequency and Core Voltage Control . . . . . 150 7 Bus Cycles 153 7.1 Timing Diagrams 153 7.2 Bus States 155 7.3 Memory Reads and Writes 158 7.4 I/O Read and Write 166 vi Contents

  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
  • 10
  • 11
  • 12
  • 13
  • 14
  • 15
  • 16
  • 17
  • 18
  • 19
  • 20
  • 21
  • 22
  • 23
  • 24
  • 25
  • 26
  • 27
  • 28
  • 29
  • 30
  • 31
  • 32
  • 33
  • 34
  • 35
  • 36
  • 37
  • 38
  • 39
  • 40
  • 41
  • 42
  • 43
  • 44
  • 45
  • 46
  • 47
  • 48
  • 49
  • 50
  • 51
  • 52
  • 53
  • 54
  • 55
  • 56
  • 57
  • 58
  • 59
  • 60
  • 61
  • 62
  • 63
  • 64
  • 65
  • 66
  • 67
  • 68
  • 69
  • 70
  • 71
  • 72
  • 73
  • 74
  • 75
  • 76
  • 77
  • 78
  • 79
  • 80
  • 81
  • 82
  • 83
  • 84
  • 85
  • 86
  • 87
  • 88
  • 89
  • 90
  • 91
  • 92
  • 93
  • 94
  • 95
  • 96
  • 97
  • 98
  • 99
  • 100
  • 101
  • 102
  • 103
  • 104
  • 105
  • 106
  • 107
  • 108
  • 109
  • 110
  • 111
  • 112
  • 113
  • 114
  • 115
  • 116
  • 117
  • 118
  • 119
  • 120
  • 121
  • 122
  • 123
  • 124
  • 125
  • 126
  • 127
  • 128
  • 129
  • 130
  • 131
  • 132
  • 133
  • 134
  • 135
  • 136
  • 137
  • 138
  • 139
  • 140
  • 141
  • 142
  • 143
  • 144
  • 145
  • 146
  • 147
  • 148
  • 149
  • 150
  • 151
  • 152
  • 153
  • 154
  • 155
  • 156
  • 157
  • 158
  • 159
  • 160
  • 161
  • 162
  • 163
  • 164
  • 165
  • 166
  • 167
  • 168
  • 169
  • 170
  • 171
  • 172
  • 173
  • 174
  • 175
  • 176
  • 177
  • 178
  • 179
  • 180
  • 181
  • 182
  • 183
  • 184
  • 185
  • 186
  • 187
  • 188
  • 189
  • 190
  • 191
  • 192
  • 193
  • 194
  • 195
  • 196
  • 197
  • 198
  • 199
  • 200
  • 201
  • 202
  • 203
  • 204
  • 205
  • 206
  • 207
  • 208
  • 209
  • 210
  • 211
  • 212
  • 213
  • 214
  • 215
  • 216
  • 217
  • 218
  • 219
  • 220
  • 221
  • 222
  • 223
  • 224
  • 225
  • 226
  • 227
  • 228
  • 229
  • 230
  • 231
  • 232
  • 233
  • 234
  • 235
  • 236
  • 237
  • 238
  • 239
  • 240
  • 241
  • 242
  • 243
  • 244
  • 245
  • 246
  • 247
  • 248
  • 249
  • 250
  • 251
  • 252
  • 253
  • 254
  • 255
  • 256
  • 257
  • 258
  • 259
  • 260
  • 261
  • 262
  • 263
  • 264
  • 265
  • 266
  • 267
  • 268
  • 269
  • 270
  • 271
  • 272
  • 273
  • 274
  • 275
  • 276
  • 277
  • 278
  • 279
  • 280
  • 281
  • 282
  • 283
  • 284
  • 285
  • 286
  • 287
  • 288
  • 289
  • 290
  • 291
  • 292
  • 293
  • 294
  • 295
  • 296
  • 297
  • 298
  • 299
  • 300
  • 301
  • 302
  • 303
  • 304
  • 305
  • 306
  • 307
  • 308
  • 309
  • 310
  • 311
  • 312
  • 313
  • 314
  • 315
  • 316
  • 317
  • 318
  • 319
  • 320
  • 321
  • 322
  • 323
  • 324
  • 325
  • 326
  • 327
  • 328
  • 329
  • 330
  • 331
  • 332
  • 333
  • 334
  • 335
  • 336
  • 337
  • 338
  • 339
  • 340
  • 341
  • 342
  • 343
  • 344
  • 345
  • 346
  • 347
  • 348
  • 349
  • 350
  • 351
  • 352
  • 353
  • 354
  • 355
  • 356
  • 357
  • 358
  • 359
  • 360
  • 361
  • 362
  • 363
  • 364
  • 365
  • 366
  • 367
  • 368

vi
Contents
AMD-K6™-2E+ Embedded Processor Data Sheet
23542A/0—September 2000
Preliminary Information
5.19
DP[7:0] (Data Parity) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 108
5.20
EADS# (External Address Strobe) . . . . . . . . . . . . . . . . . . . . 109
5.21
EWBE# (External Write Buffer Empty) . . . . . . . . . . . . . . . . 110
5.22
FERR# (Floating-Point Error)
. . . . . . . . . . . . . . . . . . . . . . . 111
5.23
FLUSH# (Cache Flush)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 112
5.24
HIT# (Inquire Cycle Hit) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 113
5.25
HITM# (Inquire Cycle Hit To Modified Line) . . . . . . . . . . . 113
5.26
HLDA (Hold Acknowledge)
. . . . . . . . . . . . . . . . . . . . . . . . . 114
5.27
HOLD (Bus Hold Request)
. . . . . . . . . . . . . . . . . . . . . . . . . . 115
5.28
IGNNE# (Ignore Numeric Exception)
. . . . . . . . . . . . . . . . . 116
5.29
INIT (Initialization)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 117
5.30
INTR (Maskable Interrupt) . . . . . . . . . . . . . . . . . . . . . . . . . . 118
5.31
INV (Invalidation Request) . . . . . . . . . . . . . . . . . . . . . . . . . . 118
5.32
KEN# (Cache Enable)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 119
5.33
LOCK# (Bus Lock)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 120
5.34
M/IO# (Memory or I/O)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 121
5.35
NA# (Next Address) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 122
5.36
NMI (Non-Maskable Interrupt) . . . . . . . . . . . . . . . . . . . . . . . 123
5.37
PCD (Page Cache Disable)
. . . . . . . . . . . . . . . . . . . . . . . . . . 124
5.38
PCHK# (Parity Check) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 125
5.39
PWT (Page Writethrough) . . . . . . . . . . . . . . . . . . . . . . . . . . . 126
5.40
RESET (Reset)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 127
5.41
RSVD (Reserved) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 128
5.42
SCYC (Split Cycle) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 129
5.43
SMI# (System Management Interrupt)
. . . . . . . . . . . . . . . . 130
5.44
SMIACT# (System Management Interrupt Active)
. . . . . . 131
5.45
STPCLK# (Stop Clock) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 132
5.46
TCK (Test Clock)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 133
5.47
TDI (Test Data Input)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 133
5.48
TDO (Test Data Output)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . 133
5.49
TMS (Test Mode Select)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . 134
5.50
TRST# (Test Reset)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 134
5.51
VCC2DET (VCC2 Detect)
. . . . . . . . . . . . . . . . . . . . . . . . . . . 135
5.52
VCC2H/L# (VCC2 High/Low)
. . . . . . . . . . . . . . . . . . . . . . . . 136
5.53
VID[4:0] (Voltage Identification) . . . . . . . . . . . . . . . . . . . . . 137
5.54
W/R# (Write/Read) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 138
5.55
WB/WT# (Writeback or Writethrough)
. . . . . . . . . . . . . . . . 139
5.56
Pin Tables by Type . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 140
5.57
Bus Cycle Definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 142
6
AMD PowerNow!™ Technology
.............................................
143
6.1
Enhanced Power Management Features . . . . . . . . . . . . . . . 143
6.2
Dynamic Core Frequency and Core Voltage Control . . . . . 150
7
Bus Cycles
.................................................................................
153
7.1
Timing Diagrams
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 153
7.2
Bus States
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 155
7.3
Memory Reads and Writes
. . . . . . . . . . . . . . . . . . . . . . . . . . 158
7.4
I/O Read and Write
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 166