vi
Contents
AMD-K6™-2E+ Embedded Processor Data Sheet
23542A/0—September 2000
Preliminary Information
5.19
DP[7:0] (Data Parity) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 108
5.20
EADS# (External Address Strobe) . . . . . . . . . . . . . . . . . . . . 109
5.21
EWBE# (External Write Buffer Empty) . . . . . . . . . . . . . . . . 110
5.22
FERR# (Floating-Point Error)
. . . . . . . . . . . . . . . . . . . . . . . 111
5.23
FLUSH# (Cache Flush)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 112
5.24
HIT# (Inquire Cycle Hit) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 113
5.25
HITM# (Inquire Cycle Hit To Modified Line) . . . . . . . . . . . 113
5.26
HLDA (Hold Acknowledge)
. . . . . . . . . . . . . . . . . . . . . . . . . 114
5.27
HOLD (Bus Hold Request)
. . . . . . . . . . . . . . . . . . . . . . . . . . 115
5.28
IGNNE# (Ignore Numeric Exception)
. . . . . . . . . . . . . . . . . 116
5.29
INIT (Initialization)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 117
5.30
INTR (Maskable Interrupt) . . . . . . . . . . . . . . . . . . . . . . . . . . 118
5.31
INV (Invalidation Request) . . . . . . . . . . . . . . . . . . . . . . . . . . 118
5.32
KEN# (Cache Enable)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 119
5.33
LOCK# (Bus Lock)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 120
5.34
M/IO# (Memory or I/O)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 121
5.35
NA# (Next Address) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 122
5.36
NMI (Non-Maskable Interrupt) . . . . . . . . . . . . . . . . . . . . . . . 123
5.37
PCD (Page Cache Disable)
. . . . . . . . . . . . . . . . . . . . . . . . . . 124
5.38
PCHK# (Parity Check) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 125
5.39
PWT (Page Writethrough) . . . . . . . . . . . . . . . . . . . . . . . . . . . 126
5.40
RESET (Reset)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 127
5.41
RSVD (Reserved) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 128
5.42
SCYC (Split Cycle) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 129
5.43
SMI# (System Management Interrupt)
. . . . . . . . . . . . . . . . 130
5.44
SMIACT# (System Management Interrupt Active)
. . . . . . 131
5.45
STPCLK# (Stop Clock) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 132
5.46
TCK (Test Clock)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 133
5.47
TDI (Test Data Input)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 133
5.48
TDO (Test Data Output)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . 133
5.49
TMS (Test Mode Select)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . 134
5.50
TRST# (Test Reset)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 134
5.51
VCC2DET (VCC2 Detect)
. . . . . . . . . . . . . . . . . . . . . . . . . . . 135
5.52
VCC2H/L# (VCC2 High/Low)
. . . . . . . . . . . . . . . . . . . . . . . . 136
5.53
VID[4:0] (Voltage Identification) . . . . . . . . . . . . . . . . . . . . . 137
5.54
W/R# (Write/Read) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 138
5.55
WB/WT# (Writeback or Writethrough)
. . . . . . . . . . . . . . . . 139
5.56
Pin Tables by Type . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 140
5.57
Bus Cycle Definitions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 142
6
AMD PowerNow!™ Technology
.............................................
143
6.1
Enhanced Power Management Features . . . . . . . . . . . . . . . 143
6.2
Dynamic Core Frequency and Core Voltage Control . . . . . 150
7
Bus Cycles
.................................................................................
153
7.1
Timing Diagrams
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 153
7.2
Bus States
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 155
7.3
Memory Reads and Writes
. . . . . . . . . . . . . . . . . . . . . . . . . . 158
7.4
I/O Read and Write
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 166