AMD AMD-K6-2/400 User Guide - Page 360

Effective Bus Frequency Divisor Field .150, Enhanced Power Management Register EPMR .. 144

Page 360 highlights

Preliminary Information AMD-K6™-2E+ Embedded Processor Data Sheet 23542A/0-September 2000 E EADS# Signal 109 EAS Register time stamp counter value 46 EAX Register 28 BIST results 202 cache accesses 51 EBF Field 150 EBP Register 28 EBX Register 28 ECX Register 28, 46 EDI Register 28 EDX Register 28 cache accesses 50-51 stepping ID 202 time stamp counter value 46 EFER 44, 47, 202, 229 Effective Bus Frequency Divisor Field 150 EFLAGS Register 38, 242 EIP Register 241 Electrical Data 285 absolute ratings 287 capacitance 288 DC characteristics 287 operating ranges 285 power and grounding 291 power dissipation 289 Embedded Processor Features 1 EMMS Instruction 21 EN Bit 145 Enhanced Power Management special bus cycle (table 142 special bus cycles 145 stop grant state 281 Enhanced Power Management Register (EPMR 144 EPM 16-Byte I/O Block 146 EPM Stop Grant State 142, 150 control 147 voltage identification output state 147 EPMR 44, 144 ESI Register 28 ESP Register 28 EWBE# Control (EWBEC 229 EWBE# Signal 110, 229, 278 Exception. . . . 98-99, 108, 125, 192, 240, 249-250, 272-274 debug 273 flags 32-33 floating-point 111, 116, 237-238, 240 handler 268 handling floating-point 237 machine check 45 MMX technology 240 summary (table 62 System Management Mode (SMM 250 Execution latency (table 23 Execution Units 1 3DNow!™ technology 24 branch 21, 26 execution latency (table 23 floating-point 3, 21, 237 multimedia 21, 23-24, 239 register X 21, 24 register Y 21, 24 throughput (table 23 Extended Feature Enable Register (EFER) . 44, 47, 202, 229 External address strobe signal 109 write buffer empty signal 110 EXTEST Instruction 260 F FEMMS Instruction 21 FERR# Signal 111, 238, 240 Float Conditions 136, 141 Floated signal 93 Floating-Point and MMX/3DNow! instruction compatibility 240 and multimedia execution units 237 error 111 execution unit 237 handling exceptions 237 instructions (table 82 register data types 34 registers 31 FLUSH# Signal 112, 199, 223, 252, 278 FPU control word register 33 status word register 32 tag word register 33 Frequency 283, 296-297, 308 control 151 multiplier 105 operating 101, 105, 199 G Gate Descriptor 59, 62 General-Purpose Registers 28 Generate Special Bus Cycle Bit 145 Global EWBE# Disable (GEWBED 230 Ground pin designations (table 325, 329 plane capacitance 292 pulldown resistor 293 split planes 291 unused active high inputs 293 GSBC Bit 145 H Halt restart slot 246 state 278 Heat Dissipation Path 316 HIGHZ Instruction 260 Hit to modified line 113 modified line, AHOLD-initiated inquire 178 modified line, HOLD-initiated inquire 172 shared or exclusive line, AHOLD-initiated inquire . . . . 176 shared or exclusive line, HOLD-initiated inquire . . . . . 170 HIT# Signal 113 HITM# Signal 113 HLDA Signal 114 338 Index

  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
  • 10
  • 11
  • 12
  • 13
  • 14
  • 15
  • 16
  • 17
  • 18
  • 19
  • 20
  • 21
  • 22
  • 23
  • 24
  • 25
  • 26
  • 27
  • 28
  • 29
  • 30
  • 31
  • 32
  • 33
  • 34
  • 35
  • 36
  • 37
  • 38
  • 39
  • 40
  • 41
  • 42
  • 43
  • 44
  • 45
  • 46
  • 47
  • 48
  • 49
  • 50
  • 51
  • 52
  • 53
  • 54
  • 55
  • 56
  • 57
  • 58
  • 59
  • 60
  • 61
  • 62
  • 63
  • 64
  • 65
  • 66
  • 67
  • 68
  • 69
  • 70
  • 71
  • 72
  • 73
  • 74
  • 75
  • 76
  • 77
  • 78
  • 79
  • 80
  • 81
  • 82
  • 83
  • 84
  • 85
  • 86
  • 87
  • 88
  • 89
  • 90
  • 91
  • 92
  • 93
  • 94
  • 95
  • 96
  • 97
  • 98
  • 99
  • 100
  • 101
  • 102
  • 103
  • 104
  • 105
  • 106
  • 107
  • 108
  • 109
  • 110
  • 111
  • 112
  • 113
  • 114
  • 115
  • 116
  • 117
  • 118
  • 119
  • 120
  • 121
  • 122
  • 123
  • 124
  • 125
  • 126
  • 127
  • 128
  • 129
  • 130
  • 131
  • 132
  • 133
  • 134
  • 135
  • 136
  • 137
  • 138
  • 139
  • 140
  • 141
  • 142
  • 143
  • 144
  • 145
  • 146
  • 147
  • 148
  • 149
  • 150
  • 151
  • 152
  • 153
  • 154
  • 155
  • 156
  • 157
  • 158
  • 159
  • 160
  • 161
  • 162
  • 163
  • 164
  • 165
  • 166
  • 167
  • 168
  • 169
  • 170
  • 171
  • 172
  • 173
  • 174
  • 175
  • 176
  • 177
  • 178
  • 179
  • 180
  • 181
  • 182
  • 183
  • 184
  • 185
  • 186
  • 187
  • 188
  • 189
  • 190
  • 191
  • 192
  • 193
  • 194
  • 195
  • 196
  • 197
  • 198
  • 199
  • 200
  • 201
  • 202
  • 203
  • 204
  • 205
  • 206
  • 207
  • 208
  • 209
  • 210
  • 211
  • 212
  • 213
  • 214
  • 215
  • 216
  • 217
  • 218
  • 219
  • 220
  • 221
  • 222
  • 223
  • 224
  • 225
  • 226
  • 227
  • 228
  • 229
  • 230
  • 231
  • 232
  • 233
  • 234
  • 235
  • 236
  • 237
  • 238
  • 239
  • 240
  • 241
  • 242
  • 243
  • 244
  • 245
  • 246
  • 247
  • 248
  • 249
  • 250
  • 251
  • 252
  • 253
  • 254
  • 255
  • 256
  • 257
  • 258
  • 259
  • 260
  • 261
  • 262
  • 263
  • 264
  • 265
  • 266
  • 267
  • 268
  • 269
  • 270
  • 271
  • 272
  • 273
  • 274
  • 275
  • 276
  • 277
  • 278
  • 279
  • 280
  • 281
  • 282
  • 283
  • 284
  • 285
  • 286
  • 287
  • 288
  • 289
  • 290
  • 291
  • 292
  • 293
  • 294
  • 295
  • 296
  • 297
  • 298
  • 299
  • 300
  • 301
  • 302
  • 303
  • 304
  • 305
  • 306
  • 307
  • 308
  • 309
  • 310
  • 311
  • 312
  • 313
  • 314
  • 315
  • 316
  • 317
  • 318
  • 319
  • 320
  • 321
  • 322
  • 323
  • 324
  • 325
  • 326
  • 327
  • 328
  • 329
  • 330
  • 331
  • 332
  • 333
  • 334
  • 335
  • 336
  • 337
  • 338
  • 339
  • 340
  • 341
  • 342
  • 343
  • 344
  • 345
  • 346
  • 347
  • 348
  • 349
  • 350
  • 351
  • 352
  • 353
  • 354
  • 355
  • 356
  • 357
  • 358
  • 359
  • 360
  • 361
  • 362
  • 363
  • 364
  • 365
  • 366
  • 367
  • 368

338
Index
AMD-K6™-2E+ Embedded Processor Data Sheet
23542A/0—September 2000
Preliminary Information
E
EADS# Signal . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 109
EAS Register
time stamp counter value . . . . . . . . . . . . . . . . . . . . . . . . . 46
EAX Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
BIST results . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 202
cache accesses . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51
EBF Field. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 150
EBP Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
EBX Register. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
ECX Register. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .28
,
46
EDI Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
EDX Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
cache accesses . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50
51
stepping ID . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 202
time stamp counter value . . . . . . . . . . . . . . . . . . . . . . . . . 46
EFER . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
,
47
,
202
,
229
Effective Bus Frequency Divisor Field . . . . . . . . . . . . . . . . 150
EFLAGS Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .38
,
242
EIP Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 241
Electrical Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 285
absolute ratings. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 287
capacitance . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 288
DC characteristics. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 287
operating ranges . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 285
power and grounding . . . . . . . . . . . . . . . . . . . . . . . . . . . . 291
power dissipation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 289
Embedded Processor Features . . . . . . . . . . . . . . . . . . . . . . . . 1
EMMS Instruction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
EN Bit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 145
Enhanced Power Management
special bus cycle (table). . . . . . . . . . . . . . . . . . . . . . . . . . 142
special bus cycles . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 145
stop grant state . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 281
Enhanced Power Management Register (EPMR) . . . . . . . 144
EPM 16-Byte I/O Block . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 146
EPM Stop Grant State . . . . . . . . . . . . . . . . . . . . . . . . . 142
,
150
control . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 147
voltage identification output state . . . . . . . . . . . . . . . . . 147
EPMR . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .44
,
144
ESI Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
ESP Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28
EWBE# Control (EWBEC) . . . . . . . . . . . . . . . . . . . . . . . . . . 229
EWBE# Signal . . . . . . . . . . . . . . . . . . . . . . . . . . . 110
,
229
,
278
Exception. . . . 98
99
,
108
,
125
,
192
,
240
,
249
250
,
272
274
debug . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 273
flags . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
33
floating-point. . . . . . . . . . . . . . . . . . 111
,
116
,
237
238
,
240
handler. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 268
handling floating-point. . . . . . . . . . . . . . . . . . . . . . . . . . . 237
machine check. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 45
MMX technology. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 240
summary (table) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
System Management Mode (SMM). . . . . . . . . . . . . . . . . 250
Execution
latency (table) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
Execution Units . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
3DNow!™ technology . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
branch . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
,
26
execution latency (table) . . . . . . . . . . . . . . . . . . . . . . . . . . 23
floating-point. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3
,
21
,
237
multimedia . . . . . . . . . . . . . . . . . . . . . . . . . . 21
,
23
24
,
239
register X . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .21
,
24
register Y . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21
,
24
throughput (table). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .23
Extended Feature Enable Register (EFER) . 44
,
47
,
202
,
229
External
address strobe signal. . . . . . . . . . . . . . . . . . . . . . . . . . . . .109
write buffer empty signal . . . . . . . . . . . . . . . . . . . . . . . . .110
EXTEST Instruction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .260
F
FEMMS Instruction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .21
FERR# Signal . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
,
238
,
240
Float Conditions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 136
,
141
Floated signal . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 93
Floating-Point
and MMX/3DNow! instruction compatibility . . . . . . . . .240
and multimedia execution units . . . . . . . . . . . . . . . . . . . 237
error . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .111
execution unit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .237
handling exceptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 237
instructions (table) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .82
register data types. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .34
registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .31
FLUSH# Signal . . . . . . . . . . . . . . . . . .112
,
199
,
223
,
252
,
278
FPU
control word register. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .33
status word register. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .32
tag word register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .33
Frequency. . . . . . . . . . . . . . . . . . . . . . . . . . . 283
,
296
297
,
308
control. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .151
multiplier . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .105
operating . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 101
,
105
,
199
G
Gate Descriptor . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
,
62
General-Purpose Registers . . . . . . . . . . . . . . . . . . . . . . . . . . .28
Generate Special Bus Cycle Bit . . . . . . . . . . . . . . . . . . . . . .145
Global EWBE# Disable (GEWBED). . . . . . . . . . . . . . . . . . .230
Ground
pin designations (table) . . . . . . . . . . . . . . . . . . . . . 325
,
329
plane capacitance . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .292
pulldown resistor. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .293
split planes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .291
unused active high inputs. . . . . . . . . . . . . . . . . . . . . . . . .293
GSBC Bit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .145
H
Halt
restart slot . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .246
state . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .278
Heat Dissipation Path . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .316
HIGHZ Instruction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 260
Hit to
modified line . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .113
modified line, AHOLD-initiated inquire. . . . . . . . . . . . . 178
modified line, HOLD-initiated inquire . . . . . . . . . . . . . .172
shared or exclusive line, AHOLD-initiated inquire . . . .176
shared or exclusive line, HOLD-initiated inquire . . . . . 170
HIT# Signal . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .113
HITM# Signal. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .113
HLDA Signal . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .114