AMD AMD-K6-2/400 User Guide - Page 349

OBGA Connection Diagram Bottom-Side View

Page 349 highlights

23542A/0-September 2000 Preliminary Information AMD-K6™-2E+ Embedded Processor Data Sheet A B C D E F G H J K L MN P R T U VW 1 DP6 D59 D60 DP7 RSVD RSVD INV BRDY# BRDYC# RSVD RSVD RSVD APCHK# LOCK# ADS# 1 2 D51 VCC2 D56 VSS D62 VCC2 RSVD VSS KEN# VCC2 WB/WT# VSS SMIACT# VCC2 HLDA VSS PWT 2 3 D52 VSS D54 D58 D55 D61 RSVD RSVD M/IO# EWBE# BOFF# HOLD RSVD PCHK# AP ADSC# D/C# VCC2 HIT# 3 4 DP5 NC D50 VCC2 D57 D63 FERR# VCC2 CACHE# AHOLD NA# VCC2 RSVD BREQ PCD VCC2 HITM# EADS# A20M# 4 5 D47 VSS D49 D53 VCC2 VSS VCC2 VSS VCC2 VSS VCC2 VSS VCC2 VSS VCC2 NC W/R# VSS BE1# 5 6 D45 D44 D46 D48 VSS VCC2 VSS VCC2 VSS VCC2 VSS VCC2 VSS VCC2 VSS VSS BE0# BE2# BE3# 6 7 D40 VSS D43 D42 VSS VCC2 VSS VCC2 VSS VCC2 VSS VCC2 VSS VSS VSS FLUSH# BE4# VCC2 NC 7 8 D39 D41 DP4 VSS VSS VCC2 VSS VSS VSS VCC2 VSS VCC2 VSS RSVD RSVD BE5# BE6# BE7# SCYC 8 9 D37 VSS D38 D36 VSS VCC2 VSS VSS VSS VCC2 VSS VCC2 VSS VSS VSS NC CLK VSS RESET 9 10 D33 D32 D35 D34 VSS VCC2 VSS VCC3 VSS VCC2 VSS VCC2 VSS VSS VCC3 A20 A19 A18 A17 10 11 VID4 VSS DP3 D31 VSS VCC2 VSS VCC3 VSS VCC2 VSS VCC2 VSS VCC3 VSS A16 NC VCC3 A14 11 12 D29 D30 D27 VSS VSS VSS VSS VCC3 VSS VSS VSS VSS VSS VCC3 VSS A8 A15 A10 A12 12 13 D28 VCC3 D25 D21 VSS VSS VSS VCC3 VSS VSS VSS VSS VSS VSS VCC3 A4 A13 VSS A11 13 14 D26 DP2 D24 D13 VSS VCC3 VSS VCC3 VSS VCC3 VSS VCC3 VSS VCC3 VSS A3 A7 A6 A9 14 15 D23 VSS VID3 D15 VSS VSS VCC3 VSS VCC3 VSS VCC3 VSS VCC3 VSS VSS A27 A31 VCC3 A5 15 T 16 D20 D19 D22 VSS D7 D11 RSVD VCC3 TDO RSVD VSS NC INC INTR A28 VSS A29 A30 VID1 16 T 17 D16 VCC3 DP1 D14 D8 D3 DP0 D4 RSVD TRST# NC BF1 BF0 INIT NMI A21 A26 VSS VID0 17 T 18 D17 VSS D12 VCC3 D5 VSS D0 VCC3 TMS VSS STPCLK# VCC3 SMI# VSS A24 VCC3 A25 18 T T 19 D18 D10 D9 D6 D1 D2 TCK TDI VID2 NC BF2 IGNNE# RSVD A22 A23 19 A B C D E F G H J K L MN P R T U VW Notes: There are three pads missing on each corner of the OBGA package due to manufacturing requirements. The VID[4:0] outputs are supported on low-power versions only. These pins are defined as no-connects on standard-power versions. Figure 124. OBGA Connection Diagram (Bottom-Side View) Chapter 18 Pin Designations 327

  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
  • 10
  • 11
  • 12
  • 13
  • 14
  • 15
  • 16
  • 17
  • 18
  • 19
  • 20
  • 21
  • 22
  • 23
  • 24
  • 25
  • 26
  • 27
  • 28
  • 29
  • 30
  • 31
  • 32
  • 33
  • 34
  • 35
  • 36
  • 37
  • 38
  • 39
  • 40
  • 41
  • 42
  • 43
  • 44
  • 45
  • 46
  • 47
  • 48
  • 49
  • 50
  • 51
  • 52
  • 53
  • 54
  • 55
  • 56
  • 57
  • 58
  • 59
  • 60
  • 61
  • 62
  • 63
  • 64
  • 65
  • 66
  • 67
  • 68
  • 69
  • 70
  • 71
  • 72
  • 73
  • 74
  • 75
  • 76
  • 77
  • 78
  • 79
  • 80
  • 81
  • 82
  • 83
  • 84
  • 85
  • 86
  • 87
  • 88
  • 89
  • 90
  • 91
  • 92
  • 93
  • 94
  • 95
  • 96
  • 97
  • 98
  • 99
  • 100
  • 101
  • 102
  • 103
  • 104
  • 105
  • 106
  • 107
  • 108
  • 109
  • 110
  • 111
  • 112
  • 113
  • 114
  • 115
  • 116
  • 117
  • 118
  • 119
  • 120
  • 121
  • 122
  • 123
  • 124
  • 125
  • 126
  • 127
  • 128
  • 129
  • 130
  • 131
  • 132
  • 133
  • 134
  • 135
  • 136
  • 137
  • 138
  • 139
  • 140
  • 141
  • 142
  • 143
  • 144
  • 145
  • 146
  • 147
  • 148
  • 149
  • 150
  • 151
  • 152
  • 153
  • 154
  • 155
  • 156
  • 157
  • 158
  • 159
  • 160
  • 161
  • 162
  • 163
  • 164
  • 165
  • 166
  • 167
  • 168
  • 169
  • 170
  • 171
  • 172
  • 173
  • 174
  • 175
  • 176
  • 177
  • 178
  • 179
  • 180
  • 181
  • 182
  • 183
  • 184
  • 185
  • 186
  • 187
  • 188
  • 189
  • 190
  • 191
  • 192
  • 193
  • 194
  • 195
  • 196
  • 197
  • 198
  • 199
  • 200
  • 201
  • 202
  • 203
  • 204
  • 205
  • 206
  • 207
  • 208
  • 209
  • 210
  • 211
  • 212
  • 213
  • 214
  • 215
  • 216
  • 217
  • 218
  • 219
  • 220
  • 221
  • 222
  • 223
  • 224
  • 225
  • 226
  • 227
  • 228
  • 229
  • 230
  • 231
  • 232
  • 233
  • 234
  • 235
  • 236
  • 237
  • 238
  • 239
  • 240
  • 241
  • 242
  • 243
  • 244
  • 245
  • 246
  • 247
  • 248
  • 249
  • 250
  • 251
  • 252
  • 253
  • 254
  • 255
  • 256
  • 257
  • 258
  • 259
  • 260
  • 261
  • 262
  • 263
  • 264
  • 265
  • 266
  • 267
  • 268
  • 269
  • 270
  • 271
  • 272
  • 273
  • 274
  • 275
  • 276
  • 277
  • 278
  • 279
  • 280
  • 281
  • 282
  • 283
  • 284
  • 285
  • 286
  • 287
  • 288
  • 289
  • 290
  • 291
  • 292
  • 293
  • 294
  • 295
  • 296
  • 297
  • 298
  • 299
  • 300
  • 301
  • 302
  • 303
  • 304
  • 305
  • 306
  • 307
  • 308
  • 309
  • 310
  • 311
  • 312
  • 313
  • 314
  • 315
  • 316
  • 317
  • 318
  • 319
  • 320
  • 321
  • 322
  • 323
  • 324
  • 325
  • 326
  • 327
  • 328
  • 329
  • 330
  • 331
  • 332
  • 333
  • 334
  • 335
  • 336
  • 337
  • 338
  • 339
  • 340
  • 341
  • 342
  • 343
  • 344
  • 345
  • 346
  • 347
  • 348
  • 349
  • 350
  • 351
  • 352
  • 353
  • 354
  • 355
  • 356
  • 357
  • 358
  • 359
  • 360
  • 361
  • 362
  • 363
  • 364
  • 365
  • 366
  • 367
  • 368

Chapter 18
Pin Designations
327
23542A/0—September 2000
AMD-K6™-2E+ Embedded Processor Data Sheet
Preliminary Information
Notes:
There are three pads missing on each corner of the OBGA package due to manufacturing requirements.
The VID[4:0] outputs are supported on low-power versions only. These pins are defined as no-connects on standard-power versions.
Figure 124.
OBGA Connection Diagram (Bottom-Side View)
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
W
1
DP6
D59
D60
DP7
RSVD
RSVD
INV
BRDY#
BRDYC#
RSVD
RSVD
RSVD
APCHK#
LOCK#
ADS#
1
2
D51
V
CC2
D56
V
SS
D62
V
CC2
RSVD
V
SS
KEN#
V
CC2
WB/WT#
V
SS
SMIACT#
V
CC2
HLDA
V
SS
PWT
2
3
D52
V
SS
D54
D58
D55
D61
RSVD
RSVD
M/IO#
EWBE#
BOFF#
HOLD
RSVD
PCHK#
AP
ADSC#
D/C#
V
CC2
HIT#
3
4
DP5
NC
D50
V
CC2
D57
D63
FERR#
V
CC2
CACHE#
AHOLD
NA#
V
CC2
RSVD
BREQ
PCD
V
CC2
HITM#
EADS#
A20M#
4
5
D47
V
SS
D49
D53
V
CC2
V
SS
V
CC2
V
SS
V
CC2
V
SS
V
CC2
V
SS
V
CC2
V
SS
V
CC2
NC
W/R#
V
SS
BE1#
5
6
D45
D44
D46
D48
V
SS
V
CC2
V
SS
V
CC2
V
SS
V
CC2
V
SS
V
CC2
V
SS
V
CC2
V
SS
V
SS
BE0#
BE2#
BE3#
6
7
D40
V
SS
D43
D42
V
SS
V
CC2
V
SS
V
CC2
V
SS
V
CC2
V
SS
V
CC2
V
SS
V
SS
V
SS
FLUSH#
BE4#
V
CC2
NC
7
8
D39
D41
DP4
V
SS
V
SS
V
CC2
V
SS
V
SS
V
SS
V
CC2
V
SS
V
CC2
V
SS
RSVD
RSVD
BE5#
BE6#
BE7#
SCYC
8
9
D37
V
SS
D38
D36
V
SS
V
CC2
V
SS
V
SS
V
SS
V
CC2
V
SS
V
CC2
V
SS
V
SS
V
SS
NC
CLK
V
SS
RESET
9
10
D33
D32
D35
D34
V
SS
V
CC2
V
SS
V
CC3
V
SS
V
CC2
V
SS
V
CC2
V
SS
V
SS
V
CC3
A20
A19
A18
A17
10
11
VID4
V
SS
DP3
D31
V
SS
V
CC2
V
SS
V
CC3
V
SS
V
CC2
V
SS
V
CC2
V
SS
V
CC3
V
SS
A16
NC
V
CC3
A14
11
12
D29
D30
D27
V
SS
V
SS
V
SS
V
SS
V
CC3
V
SS
V
SS
V
SS
V
SS
V
SS
V
CC3
V
SS
A8
A15
A10
A12
12
13
D28
V
CC3
D25
D21
V
SS
V
SS
V
SS
V
CC3
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
V
CC3
A4
A13
V
SS
A11
13
14
D26
DP2
D24
D13
V
SS
V
CC3
V
SS
V
CC3
V
SS
V
CC3
V
SS
V
CC3
V
SS
V
CC3
V
SS
A3
A7
A6
A9
14
15
D23
V
SS
VID3
D15
V
SS
V
SS
V
CC3
V
SS
V
CC3
V
SS
V
CC3
V
SS
V
CC3
V
SS
V
SS
A27
A31
V
CC3
A5
15
16
D20
D19
D22
V
SS
D7
D11
RSVD
V
CC3
T
TDO
RSVD
V
SS
NC
INC
INTR
A28
V
SS
A29
A30
VID1
16
17
D16
V
CC3
DP1
D14
D8
D3
DP0
D4
RSVD
T
TRST#
NC
BF1
BF0
INIT
NMI
A21
A26
V
SS
VID0
17
18
D17
V
SS
D12
V
CC3
D5
V
SS
D0
V
CC3
T
TMS
V
SS
STPCLK#
V
CC3
SMI#
V
SS
A24
V
CC3
A25
18
19
D18
D10
D9
D6
D1
D2
T
TCK
T
TDI
VID2
NC
BF2
IGNNE#
RSVD
A22
A23
19
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
W